在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4045|回复: 9

[原创] 一个200到800MHz范围的锁相环TEG流片回来出现的问题,不知各位遇到过没

[复制链接]
发表于 2012-12-11 19:49:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
0.35um工艺,电源电压vdd=2.2~5V,典型3V;VCO由内部LDO供电,不超过2.5V,VCO输出给一个简单的功率放大级到pad,以便回来测试;

测试步骤及现象描述:
1、先3V电源电压上电,PLL锁定情况OK(比如说锁定的中心频率点400MHz);
2、然后vdd调到2.2V到2.5V之间,PLL也能锁定,但感觉锁定时间比较长,一上电频谱分析仪上先是中心频率点左右有好几条跳动杂乱的频谱、无法固定,然后等上几秒钟甚至10s后,这些杂乱的谱线慢慢消失,PLL锁定,屏幕上只有被锁定的那条中心谱线,但这条谱线时不时偶尔也会上下跳动,感觉不太稳;
3、然后vdd加到4.5V及以上,也能看到锁定的那个很清晰的谱线,PLL锁定OK;
    (步骤一vdd=3.0V和步骤三,锁定的中心谱线偶尔也会出现上下跳动的情况,不太稳,只是低压下跳动的这种情况更明显)

问题是:
这种现象不能重复,也就说,当完成这三步之后,断电再重新上电,无论vdd多少,PLL均无法锁定,屏幕显示的频点很多很杂散,无明显尖峰,而且主要显示的是在低频区域有一大坨!最高的那点只有几十MHz,而这些杂乱的频谱基本不随vdd或晶振的变化而变化(甚至晶振去掉也是如此),只是片与片之间稍有离散。这些芯片还算好的,能看到一些测试现象,另外很多部分芯片直接跳过以上步骤123,一上电完全不锁定!检查了各DC点及晶振起振,均无问题。

对于能测到步骤123的那些芯片,特别是在vdd一旦加上去以后(4.5V以上),根本再也无法重复锁定的现象,vdd电压小一点(3V及以下)还稍好,断电再重新上电,现象还能重复。
发表于 2012-12-12 09:23:35 | 显示全部楼层
好奇。。。
发表于 2012-12-12 12:35:11 | 显示全部楼层
同好奇。用示波器看看,是不是ldo有问题。
发表于 2012-12-12 16:21:19 | 显示全部楼层
好奇,求解释
发表于 2012-12-13 11:47:27 | 显示全部楼层
4.5V之后某地方烧坏了。
发表于 2013-1-8 21:08:59 | 显示全部楼层
期待来人啊
发表于 2013-1-10 14:32:09 | 显示全部楼层
什么工艺的VDD这么高
发表于 2013-1-10 14:45:58 | 显示全部楼层
会不会是工艺问题啊?
发表于 2013-1-12 10:19:36 | 显示全部楼层
3V的device,上5V的電壓,會有燒毀的疑慮.
LDO會不會已經燒毀? (可以量測LDO輸出電壓嗎?)

假設LDO因損毀導致輸出電壓偏低, PLL的輸出有可能因無法鎖定而停留在偏低的頻率.
发表于 2019-10-23 10:03:35 | 显示全部楼层
低压频率跳动,感觉应该电源不稳,由于LDO不工作,导致电源调制频率。
不锁定请检查是否复位有问题,建议加个复位键
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-4 17:11 , Processed in 0.042202 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表