在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5898|回复: 11

[求助] PLL设计问题:请大家帮忙分析下无源滤波器的电容漏电流较大,对PLL的影响?谢谢!

[复制链接]
发表于 2012-9-29 12:57:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题!
发表于 2012-9-29 14:33:30 | 显示全部楼层
影响spur
 楼主| 发表于 2012-9-29 17:15:40 | 显示全部楼层
回复 2# sohubjb


    多谢,能说具体点吗?
发表于 2012-10-5 06:02:07 | 显示全部楼层
漏电大就需要补充来维持平衡,电荷泵就需要净充/放电,反馈和参考时钟就需要有相差。看到的现象:
phase offset, jitter
 楼主| 发表于 2012-10-5 16:20:20 | 显示全部楼层
回复 4# ygchen2


    多谢!
    (1)phase offset,DLL应用在乎,PLL应用不在乎。所以在PLL设计中是不是可以不用考虑?
    (2)jitter,关于jitter的影响,有没有大概的量级给出说明,谢谢了。
发表于 2012-10-5 17:21:48 | 显示全部楼层
20log((Ileak*Tp)/C*kvco/Fref),这基本是spur的计算公式,影响得就是reference spur
发表于 2012-10-6 02:57:36 | 显示全部楼层
本帖最后由 bananawolf 于 2012-10-6 02:59 编辑

这么说吧,phase offset在PLL应用中也是要有考虑的,在analog PLL中,phase offset越大,那么电荷泵打开时间就越长,导致电荷泵中的器件对PLL噪声贡献就会越大。
基本上应该没人会用有漏电的电容做Loop Filter,因为电容通常都不小,所以漏电流还是比较客观的,你根据那个公式在加上worst case时的漏电流,算出来的spur很有可能是你无法接受的。而且漏电流的模型也可能不是非常精确的。
所以还是不能用有漏电的电容做Loop Filter。



发表于 2012-10-6 10:51:10 | 显示全部楼层
回复 7# bananawolf

在65nm或以下工艺中,CP电流受漏电限制不能做的太小,即使电容不漏电连在控制电压节点上的其它器件漏电也难以完全忽略。MOS电容用于LOOP FILTER也受到限制而不得不转用金属电容。
发表于 2012-10-6 10:56:37 | 显示全部楼层
回复 5# wuzl423

整数N-PLL,JITTER可以做到几皮秒RMS一般范围,小几不容易,大几应该不难。
 楼主| 发表于 2012-10-6 11:25:18 | 显示全部楼层
回复 7# bananawolf


    谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 17:02 , Processed in 0.036018 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表