在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3348|回复: 8

[求助] Spartan6的时序问题以及DDR3的时钟

[复制链接]
发表于 2018-1-30 10:56:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在整个程序编译完以后发现Static Timing那边有错误,绝提错误如下图 捕获.JPG
我个人认为是DDR3的速度没跑到应该跑到的800M,时钟速度是200M和400M,出错的地方是200M部分时序有问题,之后我将DDR3的数据时钟频率降到350M,编译的时候提示如图错误
2.JPG
不知道是什么原因,请问有人碰到过这个问题,解决过吗?
非常感谢
发表于 2018-1-30 11:35:25 | 显示全部楼层
PLL倍频后频率范围400-1080,乘数因子增大就可以了
发表于 2018-1-31 10:30:11 | 显示全部楼层
PLL倍频后频率范围400-1080,乘数因子增大就可以了
发表于 2018-1-31 10:50:50 | 显示全部楼层
study。
 楼主| 发表于 2018-1-31 19:04:45 | 显示全部楼层
回复 2# MACROY
请问在哪里可以更改这个乘数因子?
 楼主| 发表于 2018-1-31 19:09:22 | 显示全部楼层
回复 3# east0609
请问在哪里可以更改这个乘数因子?
发表于 2018-2-1 08:50:41 | 显示全部楼层
本帖最后由 MACROY 于 2018-2-2 08:36 编辑

回复 5# a56565466


    CLKFBOUT_MULT就是乘数因子,如果想维持pll输出频率不变,对应端口(CLKOUT(X)_DIVIDE)除数因子同比例增大
 楼主| 发表于 2018-2-1 13:00:08 | 显示全部楼层
回复 7# MACROY
就是说spartan这个器件的PLL处理只能在400M以上,比如我输入50M的时钟,就必须先用乘数因子将其倍频至400M以上再对其做分频,不然就会报错,是这个意思吗?
发表于 2018-2-1 17:43:58 | 显示全部楼层
回复 8# a56565466


    可以这么理解,400-1080Mhz是PLL中一个部分电路VCO的振荡频率范围
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 05:26 , Processed in 0.029576 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表