在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2339|回复: 4

[求助] 求IEEE文章

[复制链接]
发表于 2014-8-6 10:26:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
SFDR-bandwidth limitations for high speed high resolution current steering CMOS D/A converters
Although very high update rates are achieved in recent publications on high resolution D/A converters, the bottleneck in the design is to achieve a high spurious free output signal bandwidth. The influence of the dynamic output impedance on the chip performance has been analyzed and has been identified as an important limitation for the spurious free dynamic range (SFDR) of high resolution DAC's. Based on the presented analysis an optimized topology is proposed
Published in:Electronics, Circuits and Systems, 1999. Proceedings of ICECS '99. The 6th IEEE International Conference on (Volume:3 ) Date of Conference:1999 Page(s):1193 - 1196 vol.3 Meeting Date :05 Sep 1999-08 Sep 1999 Print ISBN:0-7803-5682-9 INSPEC Accession Number:6558683 Conference Location afos DOI:10.1109/ICECS.1999.814383 Publisher:IEEE



非常感谢
发表于 2014-8-6 10:50:51 | 显示全部楼层
回复 1# scy8080


   看看是这个吧
 楼主| 发表于 2014-8-6 10:51:28 | 显示全部楼层
发表于 2014-8-6 10:51:31 | 显示全部楼层
回复 1# scy8080

SFDR-bandwidth limitations for high speed high resolution current steering CMOS DA converters.pdf

429.21 KB, 下载次数: 3 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2014-8-6 10:54:47 | 显示全部楼层
非常感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 18:23 , Processed in 0.034224 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表