在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2393|回复: 7

[求助] Cadence AC仿真的疑问,求指点

[复制链接]
发表于 2018-8-3 17:46:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在对全差分放大器进行AC仿真时,输入差分电压为1.36mV时才有最大的AC增益,这是正常现象吗?
这个电压是代表什么?
在PSRR与CMRR的仿真电路中是否也要加上这个电压?
在其他仿真电路中没有看到加入这个电压的结构,所以感到很疑惑,求指点。
Q5W$_E9~UPLNZ[}7{1SFSX0.png
发表于 2018-8-4 10:39:05 | 显示全部楼层
回复 1# fzy8266165


    可能是你部分电路的工作点没设置好
 楼主| 发表于 2018-8-4 15:40:20 | 显示全部楼层
回复 2# tulipyjx


   正常情况时是不是在无差分输入情况下就是最大增益?
发表于 2018-8-4 16:04:48 | 显示全部楼层
回复 3# fzy8266165


    我认为应该是
 楼主| 发表于 2018-8-4 17:36:56 | 显示全部楼层
回复 4# tulipyjx


   非常感谢
发表于 2018-8-5 11:04:58 | 显示全部楼层
你的放大器是否在开路工作状态?
这个1.36mV 大概是systemic offset。
因为放大器的开路增益很高,所以稍微偏移一点,可能就进入饱和区了。
发表于 2018-8-6 09:49:41 | 显示全部楼层
开环仿真那,肯定不准那
 楼主| 发表于 2018-8-6 11:58:39 | 显示全部楼层
回复 6# pdauser1002


   找到问题了  是因为直流工作点的缘故,我用的是折叠式共源共栅+辅助放大器的结构,辅助放大器输出使管子进入了线性区,导致在+—v1的差分输入范围内放大器无法正常工作。 调了下管子参数,虽然尽可能减少了v1的大小,但没法消除,能实现75dB增益。后续应该还有调的空间。

                               
登录/注册后可看大图
YRK%R7)6@}9N07`@OKMR1G0.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 04:47 , Processed in 0.023315 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表