在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2762|回复: 8

[求助] pipeline的ADC可以校正多大的比较器失调电压

[复制链接]
发表于 2018-3-8 22:19:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对于每级1.5bit的ADC,子adc的比较电压选正负0.25Vr,那么可以校正多大的比较器失调呢?
有论文说0.25Vr,也有说0.5Vr的

还有校正的原理是什么,谁能具体介绍下?多谢了
发表于 2018-3-9 10:43:51 | 显示全部楼层




    能 upload 论文看看吗
发表于 2018-3-9 11:06:50 | 显示全部楼层
坐等大牛来解答
 楼主| 发表于 2018-3-9 11:09:36 | 显示全部楼层
这个原理应该不难,我是刚接触,基本的东西都不会
发表于 2018-3-29 20:46:59 | 显示全部楼层
以±0.25vref为中心,变化范围±0.125vref
发表于 2018-4-3 15:36:20 | 显示全部楼层
我的理解是这样的:

关于pipeline ADC,理想情况下每级1bit即可,但是比较器和放大器存在offset,会让ADC的转换曲线平移(根据offset的正负而上下平移),此时可以将每级做到1.5bit,来增强对于offset的容忍度。

顾名思义,多出来的0.5bit就是在转换曲线上下各增加0.25bit的裕度。
那么,如果不考虑所增加的单元也存在offset,那么就应该是可以校正0.5VR(正负0.25VR)的失调。
如果所增加单元也存在一样的offset,那么应该是可以校正0.25VR的失调。

还没想得很明白,有误勿怪。
发表于 2018-6-8 06:51:04 | 显示全部楼层
把邓亮这篇论文中的第8~10页弄懂,尤其是那两个表格整明白,你就能理解了。PS:戚韬论文中的第3章对于校准算法的推导,个人觉得挺好。

ADC校准.rar (2.61 MB, 下载次数: 96 )
发表于 2018-6-10 18:35:33 | 显示全部楼层
回复 7# summer2013


    文件下载后,怎么是空的压缩包?
发表于 2020-8-3 11:44:22 | 显示全部楼层
xiexie 正在找这个论文
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 10:37 , Processed in 0.025283 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表