在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1685|回复: 7

[求助] 求助,请帮忙分析一下

[复制链接]
发表于 2017-4-13 10:15:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 grjwh 于 2017-4-18 09:48 编辑

谢谢谢谢谢谢
 楼主| 发表于 2017-4-13 16:00:50 | 显示全部楼层
高手请帮忙指导一下。谢谢
发表于 2017-4-13 17:00:56 | 显示全部楼层
你op1是不是正负接反了啊。如果vout接正的话,是这样子的:你抽一个大电流,会把输出抽低,那vout变低时,va不变,会迅速将op1输出置低,使error OP输出迅速拉高,从而使NMOS管VG增大,从而再把vout拉回来。这个op1的存在,会使regulator更灵敏稳定。

目前接法,不太明白。。等待大神解答吧
发表于 2017-4-14 01:05:43 | 显示全部楼层
op1的作用就是让VA=Vout,2个管子mirror
 楼主| 发表于 2017-4-14 09:05:29 | 显示全部楼层
回复 4# dundun22


   实际仿真时,VA和Vout有100多毫伏的压差。空载时,不加OP1,环路的Phase margin接近零;而如果空载时加OP1,则环路的phase margin为80多。
 楼主| 发表于 2017-4-14 09:06:13 | 显示全部楼层
回复 3# hehuachangkai
确定没有接错,应该从环路稳定性的角度来分析,但我就是不知道怎么分析。
发表于 2017-4-14 09:11:46 | 显示全部楼层
这种在环路加OP的,OP的带宽要大于整个环路带宽的10倍以上。这样OP的加入就不会对环路稳定性产生影响了
 楼主| 发表于 2017-4-14 09:45:50 | 显示全部楼层
回复 7# chenxiliang


   你好,能不能详细的帮忙分析一下。谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 16:20 , Processed in 0.023304 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表