在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2308|回复: 5

[求助] ASIC设计中寄存器的复位问题

[复制链接]
发表于 2017-4-5 15:32:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用always写的组合逻辑中定义的reg综合后是dff吗,怎么对这个reg进行复位呢?怎么对下面代码中的re_dout_fft4_st1_neg 进行复位呢?
reg     [DATAWIDTH-1:0]       re_dout_fft4_st1_neg;
always @(re_dout_fft4_st1)
begin
  if(re_dout_fft4_st1 == {1'b1, {(DATAWIDTH-1){1'b0}}})
    re_dout_fft4_st1_neg = {1'b0, {(DATAWIDTH-1){1'b1}}};
  else
    re_dout_fft4_st1_neg = ~re_dout_fft4_st1 + 1'b1;
end
发表于 2017-4-5 16:29:56 | 显示全部楼层
回复 1# 杀手1983

你这是组合逻辑
 楼主| 发表于 2017-4-5 19:40:39 | 显示全部楼层
回复 2# xingxiaoming13


    组合逻辑是不是都不会综合成dff
发表于 2017-4-6 16:38:35 | 显示全部楼层
DFF 都是带有时钟端口的 你的写法里面没有时钟信号, 综合结果自然也就不是DFF了
发表于 2017-4-6 20:17:51 | 显示全部楼层
回复 3# 杀手1983


    另外实际的寄存器单元都有复位端和置位端,你只要在时序逻辑的always的敏感列表里面加上复位信号,并且写出复位的分支,一般来说就会综合成DFF的,只不过你现在的代码没有时钟端,只能被工具理解为组合逻辑了。
发表于 2017-4-8 16:48:33 | 显示全部楼层
回复 3# 杀手1983

触发器是边沿触发。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-5 00:27 , Processed in 0.020947 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表