在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4552|回复: 16

[求助] SAR ADC有必要仿真工艺角么

[复制链接]
发表于 2017-3-10 00:11:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,各位前辈,SAR ADC有必要仿真工艺角么?自己搭了一个9位SAR ADC,上极板采样,ENOB不分段的情况下大概8.7到8.9多的样子,最差在ff工艺角,仿了tt,ff,ss,分段的情况是FF下最差8.3。请问这正常么,还是架构什么的设计不合理。请前辈指教,后仿会掉到多少呢。
 楼主| 发表于 2017-3-10 00:13:00 | 显示全部楼层
前辈来说下。。。。。
发表于 2017-3-10 09:22:00 | 显示全部楼层
只要你不是搭出来给你儿子玩的都要仿真工艺角
 楼主| 发表于 2017-3-10 09:46:12 | 显示全部楼层
回复 3# hszgl


   那请问前辈,这个误差大概应该维持在多少呢,比如我的9bit,像8.7这样是否合格了
发表于 2017-3-10 09:50:21 | 显示全部楼层
回复 4# dashezhixue
前仿的话算合格了,不过不知道你仿过DAC的mismatch的没有,还有后仿可能会掉比较多
发表于 2017-3-10 11:46:53 | 显示全部楼层
工艺角SS,FF都应该仿到,前仿一般都容易做好,到了后仿像CC之类的参数叠加起来后,量化值与实际值相差会比较大,SAR ADC结构有很多种,选取合适的DAC结构是重点。
 楼主| 发表于 2017-3-10 12:00:04 | 显示全部楼层
回复 5# holyfeb


  不知道如何加,自己在电容旁边并联了一个电容值乘0.01的小电容,不知道这样合不合理,结果降到7.8bit
 楼主| 发表于 2017-3-10 15:03:13 | 显示全部楼层
回复 6# fashion612

但是这样的话,有个新架构,如何提高它的性能来符合自己预期呢
发表于 2017-3-10 15:03:46 | 显示全部楼层
回复 7# dashezhixue


   后仿的话,要foundry提供的寄生参数提取文件提出来的网表来仿。你自己随便加个值,不会比你前仿来的精度高。
 楼主| 发表于 2017-3-24 11:17:50 | 显示全部楼层
回复 6# fashion612


   后仿和前仿差不多,是不是i仿真方法不对,还是仿真器的问题呢?我用的Assura
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 03:54 , Processed in 0.026875 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表