在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2632|回复: 6

[求助] CORE电压1.1单电源PLL中VCO的小幅度正弦信号如何 buff到VDD满幅度?

[复制链接]
发表于 2017-2-22 16:31:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题。
在设计CORE电压单电源PLL时候,VCO 会产生幅度小于满幅度的正弦波形,这些波形有可能幅度低于,后级反相器的NMOS Vth 使得 反相器不能把信号还原成满幅度的方波信号? 不知道各位如何解决这个问题。 或者是 VCO 结构 要做什么改变吗? 请路过的大神,指点一二。
发表于 2017-2-22 22:08:58 | 显示全部楼层
你是在学校做毕设吗
发表于 2017-2-23 00:15:07 | 显示全部楼层
回复 1# rocket_wang

AC couple + TIA 行不行?
发表于 2017-2-23 11:33:23 | 显示全部楼层
最好是双端的信号过个双转单
单端的话可以试试Source Follower,你只是想电平移位嘛
我还见过有人用一个首尾用电阻相接的Inverter接出去,试验也确实有效果,比如你的输出幅度一直比较低,反相器一直都认为是输入0,那么输出就是1,反相器的输出通过电阻对反相器输入上拉,电平就有可能被拉上来,这种办法简单但是粗糙了一点,需要仔细设计前一级的驱动和电阻的大小,尤其电阻太大太小都不行,仅供参考
 楼主| 发表于 2017-2-23 13:15:44 | 显示全部楼层
回复 4# 银色子弹


   谢谢你的回复,非常感谢。
 楼主| 发表于 2017-2-23 13:18:22 | 显示全部楼层
有没有业界做单电源 PLL的大神,点拨一下。提个建议。 各大fundry 的IP都提供单电源PLL,有做过的简单说一下。
发表于 2017-2-23 21:29:46 | 显示全部楼层
ac couple , 后面接反相器 输入和输出用电阻连接, 可以实现level shift to CMOS and duty cycle correction function
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:10 , Processed in 0.021170 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表