在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4691|回复: 13

[求助] 14bit 240MHz流水线ADC 测试结果 非谐波杂散很多

[复制链接]
发表于 2016-12-10 09:34:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 ydhb11 于 2016-12-10 10:13 编辑

无标题.jpg
如图,这是做FFT后的结果,可以看到非谐波杂散很多,且杂散的频率间隔大约为6MHz。信号幅度小的时候,这些杂散也跟着减小。信号幅度大的时候,就是图中的样子咯。

芯片用了0.18 CMOS 工艺,采用无SHA的结构。共五级,第一级是3.5Bit 。
输入信号经过 自举开关后进入 第一级3.5bit MDAC 和 4bit  ADC。自举开关是常用的那种(电荷泵把栅压升上去,保持栅源电压恒定),MDAC的运放是经典的两级结构。

输入满量程是1.6Vpp。基准电压一个是0.5V,另一个是1.3V,由内部3V电源供电,采用的运放+源极跟随器(速度快)+大电容 产生这两个内部基准电压。 3V电源是由1.8V电源泵上去的(类似于自举开关中的那个电荷泵),电荷泵时钟由时钟提供。

各位大神帮小弟分析下,这些非谐波杂散是从那里来的,我实在想不通啊???谢谢!!!!!!!!
发表于 2016-12-10 17:43:23 | 显示全部楼层
把输入信号的幅度变一下 观察杂散频率是否有变化
发表于 2016-12-10 23:23:53 | 显示全部楼层
这估计是又搞的AD6649什么的
发表于 2016-12-11 14:36:21 | 显示全部楼层
回复 1# ydhb11

输入信号0的时候也有杂散吗
发表于 2016-12-12 17:36:51 | 显示全部楼层
回复 4# leave22


可能是
 楼主| 发表于 2016-12-12 17:40:30 | 显示全部楼层
回复 2# zytian


    输入从-20dBFS开始增加,杂散幅度开始明显增加
 楼主| 发表于 2016-12-12 17:43:03 | 显示全部楼层
回复 4# leave22


    输入0的时候没有任何杂散
   不应该是输入自举开关的问题,如果是,那么谐波杂散应该比较大。
发表于 2016-12-13 09:42:35 | 显示全部楼层
把频率降低
 楼主| 发表于 2016-12-14 18:50:28 | 显示全部楼层
回复 8# dundun22


    频率降低也没用,还是有。
会不会是数字输出数据的最高几位没有采样正确?数据的DCO 延时因为设计失误 ,现在没法调整。
发表于 2016-12-18 09:24:10 | 显示全部楼层
fsdfwsdf
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 06:48 , Processed in 0.023694 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表