在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3888|回复: 5

[原创] DAC3482输出差分中频信号频谱测试问题

[复制链接]
发表于 2014-10-24 11:10:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题描述:
设计DAC输出147.3MHz中频信号,DAC到TRF3705的接口滤波器为5阶(3dB抑制在210MHz);
DAC内部NCO输出频率153.6MHz,信号频率6MHz。
既有DAC内部混频后输出的模拟差分I/Q信号频率为:(Fnco-Fsig)与(Fnco+Fsig)。
测试发现2倍与3倍谐波幅值较大,严重时500MH在内频谱都是谐波,没有被抑制;如下图3(为测试
中较好的):
最强杂散谐波为[2*(Fnco-fsig)=294.6MHz]与[3*(Fnco-fsig)=442.8MHz],
该类杂散可以表示成:
Mkr1=147.6MHz:(即153.6-6=147.6MHz)
Mkr2=295MHz:(2*(Fnco-fsig )=2*147.3=294.6MHz)
Mkr4=442.8MHz:(3*(Fnco-fsig)=3*147.3)=442.8MHz)
是DAC内部配置问题,还是接口滤波器的问题?(如抑制),但是据我所知,接口滤波器不应该用
来做抑制,是用来抑制镜像,那该问题如何解决呢?

诚求解答..........
3.bmp
1.jpg
2.jpg
发表于 2015-10-19 21:45:33 | 显示全部楼层
兄弟问下你解决了这个问题了吗?我的图跟你的非常像
 楼主| 发表于 2016-8-6 20:59:08 | 显示全部楼层
回答太晚,抱歉!
我是使用FPGA编程增加DUC滤波器的抑制来解决的,
实际硬件调试没有找到很好的解决方案,后来优化了下DUC,发现改善了
不知道你怎么处理的,能否分享下
发表于 2016-8-7 17:26:36 | 显示全部楼层
很實用
发表于 2016-9-12 20:58:53 | 显示全部楼层
个人感觉应该是PCB设计的问题。DAC输出端接电阻要就近放置,并尽可能的少过孔,保证信号完整性。
另外可看一下DAC内部有没告警,像fifo的一些告警也会影响DAC的性能。
 楼主| 发表于 2016-11-14 21:02:40 | 显示全部楼层
回复 5# usenamexianlin

@ 5楼:
    DAC内部没有告警,PCB不局布线全是顶层,无过孔,电阻很靠近DAC输出口了。
    之前调试试过5阶的差分滤波,但是效果不是很好,且5阶相当难调试,估改回3阶差分滤波了

你的建议还是不错,不知道还有没有其它好的想法?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:27 , Processed in 0.025605 second(s), 13 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表