在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: wang1991

[求助] 环形vco收敛性问题

[复制链接]
 楼主| 发表于 2016-7-4 09:40:56 | 显示全部楼层
顶一下,别沉了
发表于 2016-7-4 14:16:16 | 显示全部楼层
振荡器仿真一般都用vpwl上电吧 给振荡一个激励
vdc给电源一般都不会振- -
发表于 2016-7-4 20:16:42 | 显示全部楼层
模拟电源上电的过程,也就是给一个阶跃电压,不要上来直接就给vdc
发表于 2016-7-4 20:22:32 | 显示全部楼层
设置起振条件一般分几种:1、convergence aids;2、vpwl上电;3、LC osc设置算法traponly,ring osc设置gear2only
 楼主| 发表于 2016-7-6 14:58:35 | 显示全部楼层
回复 12# tomcarrot

嗯,前仿给电源vpwl可以振,提参后仿还是没有起振,vpwl的上升时间我已经给的很长了,可还是没有用啊,anyway谢谢您
 楼主| 发表于 2016-7-6 15:01:08 | 显示全部楼层
回复 13# big谢谢您,我现在的情况是前仿电源给vpwl可以振,后仿不振,不知道是什么原因,drc,lvs都是过了的
 楼主| 发表于 2016-7-6 15:06:40 | 显示全部楼层
回复 14# univerw


   您解答的得很全面啊,我现在的状况是前仿振后仿不振,我是用的四级差分延时单元构成的环振,你说到的后两点(电源上电和算法)我应该设置是没有问题的,第一点应该就是设置初始电压帮助收敛了吧,后仿我用的assura提的参,也设置了版图中的环振上的一条线,可是好像还是没有用,不知道还有其他的方法没有,anywan,谢谢您
 楼主| 发表于 2016-7-6 15:27:08 | 显示全部楼层
回复 14# univerw


   谢谢您,问题解决了,说下解决办法,1,后仿上电用vpwl,我设置的上电时间是10ns由0到1.8V,不知道时间是不是有些长2,利用convergence aids设置初始条件,由于是用的差分延时单元的环振,之前设置的时候是进入av_extracted,找的一条线,不振,今天又试了一下,选择的是差分延时单元一级的两个输入的mos管的栅极,不再是某条线,设置两个相反的初始条件(0和vdd),就振了,我想原因可能是我之前只设置了一个节点的初始条件,现在设置的是两个节点的初始条件。
       谢谢您的思路,thanks very much!
发表于 2016-7-7 06:10:48 | 显示全部楼层
initial condition
发表于 2016-7-7 23:39:43 | 显示全部楼层
设置initial condition就可以咯,不用skip DC
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 14:48 , Processed in 0.020611 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表