在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3581|回复: 4

[原创] 共模输入范围计算和仿真为什么差的多?

[复制链接]
发表于 2016-5-31 20:57:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果所示比较器输入级,共模输入范围Vinmax=Vdd-Vds2-Vds1-Vth1=5-0.15-0.16-0.53=4.16V
仿真图上看,大于2.4V后,输出就偏了,说明共模输入范围只到2.4V?
QQ截圖20160531204856.png QQ截圖20160531205118.png
发表于 2016-6-1 09:47:16 | 显示全部楼层
会不会是2.4V以上时候增益变小了呢?DC仿一下看看各个直流工作点增益吧
发表于 2016-6-1 10:42:59 | 显示全部楼层
回复 1# istart_2002

你计算的是输入范围,但是当你测试的时候是buffer的连接方式。如果你的输入范围大于你的输出范围的话就会在电压超过输出范围时,输出电压就开始逐渐跑偏。建议关注一下这个公共账号,里面会有介绍这些基础知识。 qrcode_for_gh_593105627b11_430.jpg
发表于 2016-6-1 21:48:19 | 显示全部楼层
差不多啦,只有PMOS INPUT PAIR啊
 楼主| 发表于 2018-5-4 10:17:07 | 显示全部楼层



那计算的这个输入范围怎么仿真呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 16:38 , Processed in 0.017880 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表