在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5219|回复: 11

[讨论] 请教小数杂散的问题

[复制链接]
发表于 2016-2-19 21:50:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一个N.a分频的fractional PLL, 理论上小数杂散出现的位置应该在a*Fref以及整数倍的频偏处,但是实际测量中,10MHz的参考频率,0.3的小数分频比,杂散不仅3Mhz有,1M/2M/4M处也存在.各位能不能帮忙分析下出现这种情形可能的原因啊
发表于 2016-2-20 09:47:36 | 显示全部楼层
跟你的测试环境和电路设置有问题
 楼主| 发表于 2016-2-20 11:48:00 | 显示全部楼层
可以稍微展开点么
发表于 2016-2-21 07:45:29 | 显示全部楼层
几阶DSM?
 楼主| 发表于 2016-2-21 10:29:02 | 显示全部楼层
一阶sdm
发表于 2016-2-23 10:51:06 | 显示全部楼层
你的fractional PLL还有其他工作频率存在吗,比如校正
 楼主| 发表于 2016-2-24 12:03:27 | 显示全部楼层
回复 6# rong00i8


   参考10M 输出100M  别的没有啊  校正是啥意思?
发表于 2016-2-24 12:57:26 | 显示全部楼层
回复 7# shadow_cuk

如果有calibrition模块可能也有额外的工作频率。你的bw设计在多少?如果变化bw,spur的变化情况怎么样
发表于 2016-3-1 10:00:46 | 显示全部楼层
回复 1# shadow_cuk


   楼主,你知道原因了么?我这边是40M的参考频率,在10M,20M和30M都有杂散,不知为何?
发表于 2016-3-1 14:23:35 | 显示全部楼层
持续关注这个问题,我也碰到了带内毛刺的问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 13:17 , Processed in 0.027261 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表