在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3191|回复: 5

[讨论] 一个公式的FPGA实现

[复制链接]
发表于 2016-1-24 04:18:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教下,公式(p/(2的n次方-1))*q,p和q这两个位置为常数,n为变量,n最大为32,即除数最大值为4G-1,这个电路如何实现呢?如果直接用除法器面积太大?求教
发表于 2016-1-24 17:56:15 | 显示全部楼层
从你描述来看,n取值只有1~32这32种情况。可以做一个查找表,里面存储不同n对应的(p/(2的n次方-1))*q值,根据输入n查表得出结果。
 楼主| 发表于 2016-1-24 21:05:12 | 显示全部楼层

标题

回复 2# liuguangxi
p和q是变量,情况非常多,查表可能不现实
发表于 2016-1-25 09:53:04 | 显示全部楼层
回复 3# 董小三

公式改下:(1/(2的n次方-1))*p*q
    所以你只要存32个(2的n次方-1)倒数就可以了。乘法在verilog中直接使用*来运行就行了
 楼主| 发表于 2016-1-25 13:00:14 | 显示全部楼层

标题

回复 4# whz7783478
谢谢
发表于 2016-1-25 17:44:15 | 显示全部楼层
好方法! 学习了~
可能,建立查找表的时候,要考虑下精度问题。
......
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:48 , Processed in 0.017482 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表