在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7687|回复: 20

[求助] 锁相环VCO的控制电压这个波形是什么情况?

[复制链接]
发表于 2015-12-26 22:02:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在调整环路参数之前,环路是可以正常入锁的,但调整了CP电流以及LP的电阻电容之后VC就变成下面那样了,这是说环路不稳定呢还是稳定了但是误差比较大? QQ截图20151226220427.png
发表于 2015-12-26 23:29:07 | 显示全部楼层
没做过CP的PLL,个人感觉是把增益调大了之后导致稳定后的误差很大
发表于 2015-12-27 00:18:45 | 显示全部楼层
最后是锁定了啊!
 楼主| 发表于 2015-12-27 18:49:47 | 显示全部楼层
回复 3# pengruojing


   是锁定了吗?不过我感觉VC变化很剧烈啊,有点怀疑是不是在震荡,凭你的感觉造成这种现象的原因可能是什么呢?
 楼主| 发表于 2015-12-27 18:52:33 | 显示全部楼层
回复 2# hughhuang


   那你是直接用的PD结构的PLL吗?现在CPPLL见得是比较多啊,按照你说的,环路增益大了之后,稳态相位误差比较大,VC波动就比较大是这样吗?可是我这个波动有点大的吓人啊,我都有点怀疑这不是波动而是震荡啊
发表于 2015-12-27 20:25:52 | 显示全部楼层
回复 4# wang1991
我这样理解的:
最上的是经过环路滤波的,第二个是PHD 输出的,第三四分别PHD输入的。对不对?第一个图尾部成了直流,这样看来是锁住了( 不管其他性能的话)
发表于 2015-12-27 20:27:50 | 显示全部楼层
回复 6# pengruojing


   不好意思是PFD啊
发表于 2015-12-27 20:55:33 | 显示全部楼层
电路呢?
 楼主| 发表于 2015-12-28 10:22:55 | 显示全部楼层
回复 8# mx673837710

是Hspice仿的,没有图只有网表,做得不是很好,就不贴上来了,只想问问,改了CP电流和LP的R、C之后,控制电压就从第一个波形变成了第二个波形,第二个波形的VC能否反映环路是否入锁?
 楼主| 发表于 2015-12-28 10:27:24 | 显示全部楼层
回复 6# pengruojing

第一个波形是LP滤波之后输出的,当然环路最后是入锁了的,第二个波形是修改了环路参数(增大CP电流,改变LP电阻电容)之后LP滤波输出的,第三个和第四个是PFD输出或者说是CP输入信号,我想问的是第二个VC的波形能否反映环路已经入锁?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 21:28 , Processed in 0.022712 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表