在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3365|回复: 10

[求助] buffer的输出比输入高了0.01V,怎么破

[复制链接]
发表于 2015-6-19 10:39:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
- -用在显示驱动里面的buffer
理论上就算失真不是应该比输入低吗,怎么高了一点点。。。
求助大牛啊 图片1.png 肉眼基本看不出来,输出比输入很稳定的高了0.01-0.02V
开环增益有80db,80多的相位裕度
发表于 2015-6-19 14:10:39 | 显示全部楼层
静态没调好?
发表于 2015-6-19 18:51:12 | 显示全部楼层
为什么只能低不能高?
看个DC不就知道了,看看本来应该匹配的管子电流是否一样
发表于 2015-6-20 14:17:16 | 显示全部楼层
大神呢?。。
 楼主| 发表于 2015-7-12 16:38:22 | 显示全部楼层
才想起来来top问了,已经知道怎么回事了,是有两路关键的电流失配了,调了一个关键管子的宽长比就好了
发表于 2015-7-12 17:19:56 | 显示全部楼层
肯定是匹配的问题?
也许是
发表于 2015-7-13 19:42:39 | 显示全部楼层
op放大器接buffer模式的话,这种情况是产生了一个0.1V的失调电压吧。也是失配引起的。
发表于 2015-7-13 19:43:27 | 显示全部楼层
错了,是0.01V到0.02V的失调
发表于 2015-7-13 23:01:30 | 显示全部楼层
symetric offset 一般电路设计OK 都是 < 1mv offset .
如果使用 cascode av=90~100db 可能 symetric offset sim  0.1mv .
但是 这是sim

layout random offset 是另外要算 .
发表于 2015-7-14 13:43:07 | 显示全部楼层




symetric是什么?   说的是systematic offset?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 21:52 , Processed in 0.022957 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表