在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9011|回复: 14

[求助] LDO主极点在输出端补偿

[复制链接]
发表于 2015-4-15 14:51:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x



如上图所示LDO的输出级简要示意图,由于输出端加一个大的电容负载(0.1uF),LDO 的主极点点在LDO的输出端,
第一非主极点在导通管的G端,
0负载时,导通管亚阈值,环路增益不是很大,增益带宽也很小,相位裕度达到75度,
随着电流负载加大,导通管进入饱和区,环路增益变大,相位裕度只有10度,跑瞬态上电的时候没有看到输出震荡现象。
问题:
1、电路是否需要补偿?
2、这种主极点在外的结构应该如何去补偿好?
FOR the answer!谢谢。
 楼主| 发表于 2015-4-15 14:52:35 | 显示全部楼层
LDO频率补偿.jpg
发表于 2015-4-15 15:00:37 | 显示全部楼层
两种考虑:
1. 在次极点外引入LHP零点
2. 在功率管前加buffer,把次极点推远
 楼主| 发表于 2015-4-15 15:07:12 | 显示全部楼层
回复 3# victor0o0

hi victor0o0:   1、增加buffer必然增加一部分的功耗
   2、可否详细说明一下增加零点去补偿该非主极点的方法


谢谢
发表于 2015-4-15 15:14:35 | 显示全部楼层
ESR Cap 补偿
 楼主| 发表于 2015-4-15 15:46:00 | 显示全部楼层
回复 5# semico_ljj


   这样的补偿效果不错。赞。
发表于 2015-4-15 17:25:01 | 显示全部楼层
最简单的方法是采用无补偿电容的方法:假设第一级为经典差分输入单端输出OP
设置Po<GBW<P1,减小RO1能够减小环路GBW且增大P1,通过增大第一级电流可有效减小RO1。
 楼主| 发表于 2015-4-15 18:15:12 | 显示全部楼层
回复 7# Xiao_Fex

   



        请问如何得出 "减小RO1会能够减小GBW”   这个结论的?


        我的分析:增大电流必然会增大电路的gm,虽然RO1减小了,但是乘积并不一定减小啊??


        能不能详细说明一下?谢谢。
发表于 2015-4-15 19:16:59 | 显示全部楼层
回复 8# singerhaha

你把小信号模型画出来,然后推导一下公式,就明白了。
发表于 2015-4-16 08:59:40 | 显示全部楼层
回复 8# singerhaha


    gm和电流平方根正比,Ro和电流成反比。电流对Ro的影响更大。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 13:57 , Processed in 0.021853 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表