在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2511|回复: 6

[求助] 关于fpga仿真的问题

[复制链接]
发表于 2015-3-3 13:12:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
fpga设计是不是,只要仿真过了,就没问题了;还是说,即使仿真过了,也不一定能保证设计最终的实现的正确性,如果是的话,能举一到两个例子吗?
发表于 2015-3-3 14:14:26 | 显示全部楼层
功能仿真过了不保证能实现。功能过了,要看时序。时序过了,要看上板调试。
发表于 2015-3-4 07:15:12 | 显示全部楼层
订楼上
发表于 2015-3-4 14:06:17 | 显示全部楼层
仿真是理想波形,实际布线会有时序延迟,另外仿真是为了判断RTL代码正确性的,仿真通过后上板实际调试,最后实测结果才能有效
 楼主| 发表于 2015-3-4 15:16:24 | 显示全部楼层
回复 4# menghuan313333


   如果时序仿真也通过了,那么是不是这个设计就算是完全ok了。还是说,即使是时序仿真过了,也不能保证设计在板子上的表现与最初的仿真结果一致,如果是这样的话,是什么原因导致的呢?
发表于 2015-3-4 15:53:42 | 显示全部楼层
回复 5# ju610930444

仿真和时序分析是逻辑开发的正常流程。后续还要上板进行功能验证。你说你仿真过了,那么什么叫做仿真过?你的覆盖率达到100%,就能说明你没有问题了吗?不能。所以我们还要上板进行功能测试,看看在上板的情况下是不是还有什么问题,还有什么异常我们之前没有考虑到。一个正规的项目,这几步是都要走的。
发表于 2015-3-6 00:40:58 | 显示全部楼层
如果要上板跑,一定不能超过板子的各种限度,比如器件的速度,通信线路的干扰等。。。这样才能保证你仿真成功的工程可以在片子上正常跑。
比如你仿真的系统速度是300M,而现在很少的FPGA可以跑到这个频率,仿真虽然过了,但现实却一团糟。
还有类似xilinx坑爹的PCIe仿真环境,很多人仿真PCIe一点问题没有,板卡一插到电脑上,各种问题就来了。。
所以,你自己做的系统,最好有个全面的了解。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 03:25 , Processed in 0.020004 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表