在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: scvready

[求助] 关于一种运放负载的讨论

[复制链接]
发表于 2014-12-2 16:06:46 | 显示全部楼层
回复 10# scvready


   囧,你没说有摆幅要求,也没说尾电流源电流多大过驱动电压多大。如果有摆幅要求,那就得考虑细致了,首先偏置电流是确定的,输入管上下限电压也要确定,输入管一般偏置在0.5VDD,那么就能确定尾电流源漏极的电压范围了。然后就能确定尾电流源栅极的电压大概是多少了,就能确定它宽长比了,同理,PMOS的也能确定了,最后选定输入管的宽长比,也是类似的。
 楼主| 发表于 2014-12-2 16:43:29 | 显示全部楼层
回复 11# artrener


    是这样的,这个电路我要用于比较器的pre-amp,输入电压共模值900mV,幅度最高时正负100mV,电源电压可以是1V 也可以是1.3V,我打算尝试用1V,不行的话转0.3V,然后就是输出的交流增益Peaking出现在2.5G-4G的频率下,请问该怎么考虑?我先看看你的想法,再决定怎麽弄,谢谢!
发表于 2014-12-2 17:36:28 | 显示全部楼层
 楼主| 发表于 2014-12-2 17:53:09 | 显示全部楼层
回复 13# tunable_ads


   
发表于 2015-7-14 10:06:58 | 显示全部楼层
这个电路是有源电感的电路!同时也是为了克服低电压而使用了两个电压的原因!
发表于 2018-5-12 00:24:49 | 显示全部楼层
没说有摆幅要求
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 16:48 , Processed in 0.016846 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表