在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4581|回复: 8

[求助] 如何仿真出mos加了sab层后增加的阻抗?

[复制链接]
发表于 2014-8-26 12:15:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位高手
IO的输出级的MOS管加上了SAB层(salicide block)用以加强ESD保护效果。
请问如何在仿真中体现出加了sab层所增加的阻抗?



PDK的仿真model中没有专门一个ESD MOS的model。
发表于 2014-8-26 15:57:54 | 显示全部楼层
可以和foundry厂沟通,其SAB在mos性能参数上影响度,然后在模型库中修改相关参数。
发表于 2014-8-27 08:51:37 | 显示全部楼层
加上sab层以后,电阻会大几十倍以上,你可以参考salicide 的电阻和un-salicide的电阻的方块阻值
发表于 2014-8-27 11:46:32 | 显示全部楼层
ESD很难仿真出来,很多情况是模型都不对
发表于 2014-8-27 11:47:13 | 显示全部楼层
只有外围条件能准确建模,仿真ESD才有意义
发表于 2014-8-27 13:47:48 | 显示全部楼层
回复 5# semico_ljj


    想问下妙兄,

ESD管子和普通管子的两种layout画法,管子本身的性能改变多少?  从而引起对电路性能改变多少?
发表于 2014-9-1 22:02:15 | 显示全部楼层
Drain 多的阻抗與 ON resistance 比起來, 通常是微不足道, 所以才沒認真 model 進去.

真要認真的話, MOS model 的  rsh , hdif 可以用來預估 pre-layout 的 drain resistance.
post-layout 的話, 就得看 extraction rule 怎麼寫的了.
发表于 2014-9-2 09:46:07 | 显示全部楼层
最好与foundry沟通
发表于 2021-2-7 20:42:05 | 显示全部楼层

下下来看看!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-24 19:37 , Processed in 0.023396 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表