在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7190|回复: 9

[求助] redhawk low power问题求教

[复制链接]
发表于 2014-7-2 14:31:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
不知道有没有人做过使用header cell的power gate analysis,
其中会用到switch model

根据手册的说明, switch model是用aplsw UNITY来生成
然后问题来了
     似乎是因为simulator是NSpice的缘故,前后报了各种error,又没有详细说明:
     最新的一个error是  Inductor/Voltage source loop detected containing 'v_vddg', sim stopped.
          除此以外没有别的info, 谁能说明说明 …… 

想请教一下,有没有人做过sw model, 以及power gate analysis,求指点一下,谢谢了
发表于 2014-7-2 14:44:10 | 显示全部楼层
什么工艺? 用hspice试试。nspice不太robust。
发表于 2014-7-2 15:31:32 | 显示全部楼层
一般用hspice或者sprecte来仿真
 楼主| 发表于 2014-7-2 16:21:03 | 显示全部楼层
回复 3# icfbicfb


请问下大大,这个应该在哪里配?
没有找到aplsw的配置项
 楼主| 发表于 2014-7-4 09:19:45 | 显示全部楼层
本帖最后由 61ping 于 2014-7-12 14:13 编辑

回复 2# gonethewind


    实在是没有找到可以在哪里配置使用的仿真工具,因为我目前还在用 aplsw 生成switch model的阶段
 楼主| 发表于 2014-7-12 14:17:54 | 显示全部楼层
回复 3# icfbicfb


    目前是在用redhawk的 aplsw 命令,给header cell 生成switch model,但是出现了
    “Inductor/Voltage source loop detected ” 的error 而导致sim stop

   查看了手册,对aplsw并没有额外的说明,也找不到对应的配置内容。
   还请指点一下,应该怎么解决这个问题,谢谢
 楼主| 发表于 2014-7-23 09:17:10 | 显示全部楼层
remove option DC_BIAS in .conf file
发表于 2014-8-21 15:00:07 | 显示全部楼层
LZ 我想应该这个问题你解决了吧
我的问题和你相似,最后发现是,VDD_PIN_NAME GND_PIN_NAME都被我定义了,而实际上只能定义一个,才是对的。
您是这样解决的吗?
发表于 2017-12-25 13:16:47 | 显示全部楼层
谢谢分享
发表于 2018-12-20 09:09:31 | 显示全部楼层
想请问一下,redhawk的license有木有,现在只有软件,没有license,没办法安装,急等各位大侠帮帮忙,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:29 , Processed in 0.023482 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表