在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11262|回复: 12

[原创] 对ADC的输出做FFT

[复制链接]
发表于 2014-5-6 16:34:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做一个12bit的一个ADC,最终能够输出12bit的数字编码,但是不知道如何做FFT才能看到SfDR等性能指标,工具用的是cadence。我是首先利用一个理想的DAC,输出结果如图一,然后我对这个信号做了DFT,然后20lg转换为dB,得出图三的结果,这样看着不太对啊。我采样信号为60M,输入信号给的是60M*137/8192。 图像 10.jpg

图像 11.jpg

图像 12.jpg
发表于 2014-5-6 17:21:55 | 显示全部楼层
楼主,感觉您那个理想的DAC的输出波形不太对。
 楼主| 发表于 2014-5-6 17:39:09 | 显示全部楼层
回复 2# wjx197733


   你是说一个周期内有四个不在包络上的点吗
 楼主| 发表于 2014-5-6 17:40:59 | 显示全部楼层
回复 2# wjx197733


   我看了一下理想DAC的程序,主要是加权求和然后/2^N,需不需要滤波器,我也不太懂,目前ADC就做到这,不知道怎么看参数
发表于 2014-5-6 17:47:13 | 显示全部楼层
个人认为不是DAC的事情。建议您在输入加一个斜坡信号,看看输出的12位信号是不是从000000000000~111111111111变化。正确的信号应该是后面的12位比前面的12位大“1”,并且所有的12位信号只能出现1次。
 楼主| 发表于 2014-5-6 18:41:26 | 显示全部楼层
回复 5# wjx197733


   你说的是不是理想的ADC,非理想的ADC能够输出所有编码吗,有效位就8--10的样子
 楼主| 发表于 2014-5-6 18:45:17 | 显示全部楼层
还有人给指点一下吗
发表于 2014-5-6 18:59:14 | 显示全部楼层
本帖最后由 wjx197733 于 2014-5-6 19:02 编辑

回复 7# Dotaor


    如果是仿真的话,应该接近12位,比如11.98位等。但加上斜坡信号,肯定会有12位输出码,而且前后码相差1。

    您说的8-10位,应该是流片后的测试结果。如果仿真只有8-10位的话,那设计肯定是有问题的。
发表于 2014-5-7 17:26:59 | 显示全部楼层
这个输出不对啊,应该是单调的吧~
calc里有个sample函数,可以先对这输出波形采样再做DFT就比较正了~
发表于 2014-5-22 22:25:26 | 显示全部楼层
cal原来这么强大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-2 00:58 , Processed in 0.025968 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表