在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3937|回复: 15

[原创] 20V opamp design

[复制链接]
发表于 2014-3-6 15:29:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
Hi all:
I need to design a OPAmp that operate at VDD=5~20V,
do you have any paper or circuit for me?

Thanks. for your reply.
mpig
发表于 2014-3-6 15:50:03 | 显示全部楼层
大哥,你还是讲中文吧
回复 支持 反对

使用道具 举报

发表于 2014-3-6 15:58:49 | 显示全部楼层
回复 支持 反对

使用道具 举报

发表于 2014-3-6 16:15:26 | 显示全部楼层
工艺、速度、开环增益、带宽。。。。。。?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-3-6 17:05:45 | 显示全部楼层
Hi jiang_shuguo and darkkiller:

1. process: 0.18um High Voltage BCD
2. VDD: 5~20V
3. Gain: > 40dB
4. unit gain freq: 1.5MHz
5. output load : 10pF

Thanks for your reply.
mpig
回复 支持 反对

使用道具 举报

发表于 2014-3-6 21:24:15 | 显示全部楼层


   
Hi jiang_shuguo and darkkiller:

1. process: 0.18um High Voltage BCD
2. VDD: 5~20V
3. Gain: > 40 ...
mpig09 发表于 2014-3-6 17:05




   is your opamp a amplifier block or a product? can you give some application note about it?
回复 支持 反对

使用道具 举报

发表于 2014-3-6 21:40:58 | 显示全部楼层
for the first stage of opamp, you may need something  likes LDO to translate 5-20V input to  low voltage stably (to reduce voltage induce system offset and other issue).
for the second stage of opamp, you may need push-pull structure (like class ab),and this stage  can bear high voltage and driving large load cap fast.
回复 支持 反对

使用道具 举报

发表于 2014-3-6 22:04:53 | 显示全部楼层


   
Hi jiang_shuguo and darkkiller:

1. process: 0.18um High Voltage BCD
2. VDD: 5~20V
3. Gain: > 40dB
4. unit gain freq: 1.5MHz
5. output load : 10pF

Thanks for your reply..
mpig09 发表于 2014-3-6 17:05



如果VDD 到20V  那一般得使用 24~30v process , 再來一般來說 0.35um 下都是
BCD process

當然有某些 front end 0.18um , back end 0.5um 也說自己是0.18um , 但其實算 0.5um .

0.5um 老的Process 會是 dual gate => thin + thick gate ,  40v 一般 OXIDE 約 1000A ,  5v 一般 300A

0.18um 如果真使用 BCD process , 問題來了, LDMOS gate 是低壓一般會使用 LDmos drian 去隔高壓給內容 op input stage
, 但是如此一來 op input 不會看到高壓 ,  可是如果 OP 本身是 5~20v 電壓?

還有一類使用的是 bipolar process , 我看過一些 high volt OP 都使用 bipolar process .

至於 BCD 內的 Bipolar .. 有些代工廠的 bipolar 跟本是低壓. 去看 i-v curve   meas/simulation , 有些代工廠的連 Vce Vcbo  leakage
都寫不清楚 , 以前就碰過發生 leakage , 明明還沒到制程電壓但就是 上不去 , 代工廠才說小漏電.  但是 某些 bipolar beta 是破千
   一個小漏電就微通 ..

一般來說CMOS 都 level 49 , 66 .反兒 bipolar  gummel pole model ,這是很老很簡易MODEL , 很多連 corner model 都是 fitting
不是實際 wafer WAT 量到, 這些 bipolar 很多代工廠都當他是寄生或是  不準 model  , 因為可能 台灣 或大陸IC 設計 比較喜歡使用 MOS
, 不過 我也看過有些 designer 會 bipolar + mos 混用, 拿 bipolar 當 clamp voltage ..使用方式比較怪 . bipolar design 是 current driving , mos 是 volt driving  , 但有些混用, 以往我們 CMOS 使用 Bipolar 比較偏書上拿來當乘法  square sum/sub ,
current 加減 或 bandgap ,  說真的我對CMOS 代工場內 bipolar  model 都是懷疑 因為 MODEL 本來參數就無法跟 CMOS 比 , 實際上
使用 bipolar 的RD 也不太會用其他地方, 當然還有 RF 會使用 Bipolar , 不過 還有 VBIC model .
離題 ..

總之你得先看 op  input range ..如果真要輸入 5~20v , 但是 你只有 LDMOS  , 且 vgs <5v 能使用 該如何做??
  level shift ??
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-3-7 09:32:24 | 显示全部楼层
Hi jiang_shuguo:
The OPA is used in a LDO.
The OPA will as a error amplifier to driver PMOS pass device.
------------------------------------------------------------------------------
Hi andy2000a:
1. Because the project is a LDO,
    so the input range is small (bandgap voltage).
2. Only VDD range is 5~20V.
3. Yes, the process limits the Vgs of LDMOS< 5V

Thanks.
mpig
回复 支持 反对

使用道具 举报

发表于 2014-3-7 10:08:35 | 显示全部楼层
这个LS讲的太清楚了 呵呵 一般.18 BCD 的CMOS是1.8V或者5v,5V以上的都是LDMOS,默认是用来处理大信号的,不能拿来做opamp design,LZ要先把应用搞清出再做
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-16 09:14 , Processed in 1.722958 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表