在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: 羊尾巴

[原创] 一个基准电路

[复制链接]
发表于 2013-11-8 19:17:57 | 显示全部楼层
回复 20# xyn777


   TI用这个做单片基准电路?还是TI某个产品里的基准?
发表于 2013-11-8 19:48:33 | 显示全部楼层
回复 21# jiang_shuguo


单片基准源。
发表于 2013-11-8 20:09:51 | 显示全部楼层
回复 22# xyn777


   这个你们也reverse 过啊
 楼主| 发表于 2013-11-8 23:35:51 | 显示全部楼层
回复 17# xiaowanzi88


   通过仿真可知其电源电压是很低!但是PSR应该不是很低吧!
 楼主| 发表于 2013-11-8 23:37:49 | 显示全部楼层
回复 20# xyn777


   TI做过这个电路吗?请问是哪个片子……
发表于 2013-11-8 23:52:27 | 显示全部楼层
1/2β的尾电流会流过A,B两点,所以Q1,Q2的β高好些
发表于 2013-11-9 14:56:21 | 显示全部楼层
回复 1# 羊尾巴


   我在想,这个电路Q1Q2的基极电流怎么办。
发表于 2013-11-10 23:33:19 | 显示全部楼层
回复 6# jacques_dufour


   两个问题:    1、这里运放的作用是不是只是钳位R4,R5的电压相等?有没有其他作用呢?
    2、到底是如何减小offset的呢,这个不明白。
发表于 2013-11-12 10:05:40 | 显示全部楼层
这个bandgap结构很不错,它把电流匹配和bandgap产生两路电路分开。。。这样可以大大减小运放的input Offset对于bandgap输出的影响,,,可以提高bandgap的样品正太分布,进而提高产品的yield。 如果电流匹配和bangdap两路合并,并通过运放clampXY两点,那么运放的输入offset会被严重的放大,影响良率。
发表于 2013-11-12 10:08:45 | 显示全部楼层
PSRR的优点,不明显,整个环路依靠运放的大dc gain来实现大的PSRR以及open loop gain。dc gain 越大,闭环loop更接近于1,也就是输出的bgr精度越高。。。只要有运放clamp,PSRR都不会差。。。最大的优点是OFFSET。楼主可以自己推到下,点到为止。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 01:36 , Processed in 0.021382 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表