在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4536|回复: 18

oc8051综合后最大工作频率不高,怎样提高呢?在哪些地方优化?

[复制链接]
发表于 2013-11-4 15:46:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
oc8051综合后发现最大工作频率不高,怎样提高呢?在哪些地方优化呢?
发表于 2013-11-5 07:37:14 | 显示全部楼层
想問你是 synthesis 到 fpga  還是 asic ??
fpga 那一家 ??
asic 是那家 cell ??
发表于 2013-11-5 08:42:12 | 显示全部楼层
最大工作频率有多高,应该不需要超过50MHZ吧?
 楼主| 发表于 2013-11-5 10:24:17 | 显示全部楼层
回复 2# andy2000a

综合到FPGA,不做asic,综合后最大工作频率40Mhz,想让它达50Mhz,不知道如何优化代码
 楼主| 发表于 2013-11-5 10:26:56 | 显示全部楼层
回复 2# andy2000a
综合到FPGA,用的是altera cyclone4,想提高频率,可不知如何优化代码,一般从哪些方面优化verilog代码呢?
发表于 2013-11-5 10:41:07 | 显示全部楼层
回复 5# xiajinminyu


    你要优化rtl?可以先设置下syn和par的选项,不行再看看STA报的critial path吧
 楼主| 发表于 2013-11-5 16:50:19 | 显示全部楼层
回复 6# 504472832


    是啊,优化rtl, 我看综合报告,有一段组合电路延时较大,想在中间插入触发器,可这样时序就不对了,还有别的办法么?除了插入触发器,还能从哪些方面优化呢(先不考虑约束)?
发表于 2013-11-5 17:28:42 | 显示全部楼层
oc8051是多少位的数据和地址?
发表于 2013-11-5 17:29:10 | 显示全部楼层
本帖最后由 504472832 于 2013-11-5 17:33 编辑

回复 7# xiajinminyu


    oc8051是多少位的数据和地址?而且做综合怎么能不加约束,编译选项的话ISE我不知道,但synplify可以选择timing-drive的syn,effort也能设高些,其他的例如reg dup的也能勾上
    另外可以把一些逻辑换成FPGA的硬件IP,如乘法器、存储器
 楼主| 发表于 2013-11-6 10:53:38 | 显示全部楼层
回复 9# 504472832


   谢谢啦~oc8051是8位数据和地址位的,请问你说的syn, effort是什么意思呀?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 14:05 , Processed in 0.023747 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表