在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8665|回复: 14

[求助] 采样保持电路SFDR,输入信号100Mhz,SFDR60dB,600Mhz,SFDR30dB

[复制链接]
发表于 2013-1-6 21:44:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
采样保持电路,输入信号100Mhz,SFDR60dB,但是输入信号为600Mhz,SFDR只有30dB
怎么改进电路呢?希望在输入信号为600Mhz,SFDR也有60dB
采用的是射极跟随器开关
发表于 2013-2-4 13:57:27 | 显示全部楼层
本帖最后由 icisee 于 2013-2-4 13:59 编辑

貌似电路带宽不够。采样电路的结构是什么样子的?
GOOOD LUCK.
发表于 2013-9-4 18:25:37 | 显示全部楼层
回复 1# yixianqing
根据Nyquist定理,你应该看一下你的输入信号频率是否大于1/2的采样频率?
发表于 2013-9-5 05:32:25 | 显示全部楼层
本帖最后由 朱立平 于 2013-9-5 06:03 编辑

network problem please see next post.
发表于 2013-9-5 05:46:09 | 显示全部楼层
本帖最后由 朱立平 于 2013-9-6 20:00 编辑

1. Check the fully differential signal on sampling capacitor just a small time before sampling time, check the RC time constant (& BW) of your sampling switch & sampling capacitor (switch1+cap.+switch2). The THD problem is usually on the non-linear (signal swing  dependent R (for CMOS sampling switch it is very non-linear for different signal level)) of input sampling switch, you can try boost gate circuit for NMOS (sampling switch) circuit. If you can show your circuit is easier to analysis. The hold  cycle is also important, check the S/H circuit output signal just before your nest stage sampling. This can know the OP`s BW if the OP`s BW is not enough (OP open loop Ft (= close loop -3dB freq.) in unit of Hz with it`s load shoule be 8~10 times of your sampling frequency).

2.Do you want to use sub-sampling thchnique to down sampling your signal? This is very sensitive to clock jitter. If you want to use this I suggest you must have a low jitter PLL.
发表于 2013-9-5 09:13:32 | 显示全部楼层
相信楼主的东西还停留在仿真阶段,所以Clock Jitter的影响现在是看不到了,最大的可能还是带宽不够,造成信号的最终结果不正确。电阻的非线性应该和频率没有直接的关系,不会造成如此巨大的变化。
发表于 2013-9-5 09:44:29 | 显示全部楼层
回复 6# xuriver2012


    电阻的非线性和输入频率是有直接关系,5楼从电路角度分析的已经很清楚了。

    也有可能仿真精度不够,maxstep要设置的够小,类似于jitter。
发表于 2013-9-5 09:53:05 | 显示全部楼层


    你说电阻的非线性同频率有直接关系有什么依据么?一般来说开关的非线性都是同加在上面的电压有关系,这样会有一个二次项的存在。有公式表明这个二次项还同频率有相关么?
发表于 2013-9-6 11:03:32 | 显示全部楼层
回复 8# xuriver2012


    开关的截止频率(-3dB)是和输入的swing相关,因为swing引起电阻的变化而导致开关截止频率变化。


    假设你的开关频率设置在100MHz,如果你的信号输入频率在1kHz,开关频率的变化自然不会有影响;如果你的信号输入频率在100MHz,开关频率变化直接影响了hold状态的swing,采样得到的信号就会直接引入非线性。
发表于 2013-9-6 18:55:59 | 显示全部楼层
回复 8# xuriver2012


  讨论个问题:
  采样电路为NMOS开关和电容组成的采样电路,如果采样的频率特别特别低,那么即使输入信号不同导致NMOS开关的阻值不同,但如果频率足够慢,采样的最终阶段,NMOS流过的电流为0,也就是NMOS的阻值不会对采样产生影响(电容的电压值完全等于输入信号值),那么这种情况还会引入非线性么???

你说的那个不同的输入信号会引入二次项怎么理解啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 12:38 , Processed in 0.029738 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表