在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4039|回复: 9

[求助] sigma delta调制器psd图形问题求助

[复制链接]
发表于 2013-7-23 20:09:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近做sigma-delta调制器,输出结果用matlab处理,结果发现低频处的分量很大,请问各位大神这个可能是哪些原因造成的。

谢谢。


QQ截图20130723200631.png
QQ截图20130723201104.png
 楼主| 发表于 2013-7-23 21:16:32 | 显示全部楼层
上面图是电路仿真出来的图,下面是理想的图。
发表于 2013-7-24 09:00:18 | 显示全部楼层
明显你的非理想FFT结果中包含有DC成分。你只要在做FFT之前把数据里面的DC分量消去就可以了。
具体么就是对于数据串A,假设有N个,做个算法A- sum(A)/N
发表于 2013-7-24 09:25:01 | 显示全部楼层
将高低电平转换为+1、-1在看看
 楼主| 发表于 2013-7-24 09:54:42 | 显示全部楼层
回复 4# qiaoxiaodao

这个结果是已经将实际电路仿出来的数据转换成了+1,-1之后得到的结果。
 楼主| 发表于 2013-7-24 10:01:03 | 显示全部楼层
回复 3# xuriver2012

请问这个直流分量可能会是怎么引入的呢?在实际芯片工作的时候,是不是始终都有这个直流噪声在啊?如果如您所说的对数据处理后,psd图形趋向理想,但是实际中电路能否正常工作呢?

谢谢指导!
发表于 2013-7-24 10:51:18 | 显示全部楼层
本帖最后由 hsh22 于 2013-7-24 10:52 编辑

你的电路里反馈DAC是不是-vref=0,+vref=vdd
 楼主| 发表于 2013-7-24 11:04:06 | 显示全部楼层
回复 7# hsh22
是的。但是在Matlab中将电路仿真出的VDD设成+1,0设成了-1了。
发表于 2014-4-26 17:08:08 | 显示全部楼层
楼主这个问题解决了么?我现在遇到这个问题了 能讨论一下么 qq328043260谢谢
发表于 2018-1-11 10:31:16 | 显示全部楼层
回复 2# momingdewo


   您好,这个问题您解决了吗,我也遇到这个问题了。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 01:41 , Processed in 0.029176 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表