在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: milkway123

[求助] 请教CPPLL中的PFD控制信号问题

[复制链接]
发表于 2013-2-23 11:03:43 | 显示全部楼层

标题

回复 10# ipmsn5
   
在低压下的design 是比较困难的,即使用high  swing casode ,但是还是需要pmos 2个vdsat ,nmos 2个vdsat ,这个大概就是0.6V,然后电源还要-10%和slow corner, 剩下的vcontrol range 就很小了,kvco 必须做的大一点,但是这样phase noise 和 psrr 就会变差,反正是挺痛苦的一件事
发表于 2013-2-23 16:28:04 | 显示全部楼层
回复 11# fuyibin


   是的,所以很多人用multiple VCO curve.
 楼主| 发表于 2013-2-26 10:52:23 | 显示全部楼层
回复 12# ipmsn5

你好呀,有没有有关multiple VCO的相关资料分享下。网上搜了下,相关文献比较少。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 19:21 , Processed in 0.016675 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表