在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2458|回复: 6

[求助] 在还没有布线的情况下,synplify如何得到线路的延时,从而来满足时序?

[复制链接]
发表于 2012-5-25 17:46:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
synplify综合是把RTL级描述成了门级电路,并且synplify的综合是要满足时序要求。而在没有布局布线的情况下,synplify又是如何获得线路的延时,进而来满足时序要求?
本人对时序分析在FPGA开发步骤中的定位理解得不是很透彻,求大家帮忙解答。
 楼主| 发表于 2012-5-25 19:27:25 | 显示全部楼层
回复 1# karldada

没人回答啊,还是我自己来解答自己的问题吧。查了一些资料,明白了一些。
首先在FPGA中造成延时的主要是门电路而不是连线,连线的延时比较小,有些综合软件就不考虑连线延时。而Synplify等一些综合软件在综合的过程中都将连线延时考虑进去了。而那种计算存在一定的误差,所以我们有必要在布局布线后再用modelsim进行仿真。
发表于 2012-5-25 22:27:41 | 显示全部楼层
LS说的有误,FPGA中绝大部分延时是线延时(可达80%~90%),因为FPGA中的连线不是真正的导线,而是包含了很多MUX......

Synplify如果不用Physical Synthesis的话,连线应该还是用Wire Load Model预估
发表于 2012-5-26 18:48:55 | 显示全部楼层
不需要关心Synplify的报告,Synplify综合的时候甚至不需要约束时钟,只在布局布线的时候做时钟约束就可以了,Synplify的报告是糊弄人的,看了也是白看
我们在做项目的时候,如果哦那个Altera的器件,根本不用Synplify那玩意,Bug超多
发表于 2012-5-26 18:55:03 | 显示全部楼层
没人回答啊,还是我自己来解答自己的问题吧。查了一些资料,明白了一些。
首先在FPGA中造成延时的主要是门电路而不是连线,连线的延时比较小,有些综合软件就不考虑连线延时。而Synplify等一些综合软件在综合的过程中都将连线延时考虑进去了。而那种计算存在一定的误差,所以我们有必要在布局布线后再用modelsim进行仿真。

-- 规模稍微大一些的FPGA,线延迟占的比例都会很大,而且FPGA不需要做后仿真(ASIC的后仿真也是只跑一两条基本的用例),只要看STA报告就可以了
 楼主| 发表于 2012-5-26 22:38:19 | 显示全部楼层
回复 3# Timme

谢谢指出错误,的确线路延时占了很大比重。
 楼主| 发表于 2012-5-26 23:01:52 | 显示全部楼层
回复 5# zhongjee

的确线延迟占的比例都很大,谢谢指正。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 14:37 , Processed in 0.019030 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表