在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2621|回复: 5

[求助] SoC后端设计中对于模拟模块是怎么处理的?

[复制链接]
发表于 2012-5-10 13:26:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问一下,在对SoC芯片进行后端设计时,对于其中的一些模拟模块是怎么处理的?
数据是怎么导入的?看作是blackbox还是怎么的?
谢谢~
发表于 2012-5-10 13:58:06 | 显示全部楼层
SoC中的模拟模块一般都可分为两部分,一部分为模拟部分,与IO相连,这部分一般手工连线完成;另一部分为数字部分,有时序要求,需要工具将其与其他数字逻辑一起处理。所以一般不是当作blackbox的。
 楼主| 发表于 2012-5-10 14:08:20 | 显示全部楼层
回复 2# chrisyl


谢谢。
请问有时序要求的那部分是由模拟的layout完成布线后拿过来报timing还是直接用数字根据作P&R?
发表于 2012-5-10 14:14:04 | 显示全部楼层
有时序要求的模拟模块,可以做一个.lib的timing library;如果timing简单的话,也可以直接对与之相连的数字端口直接设置时序约束
 楼主| 发表于 2012-5-10 14:40:42 | 显示全部楼层
回复 4# 陈涛


    谢谢。
    再请问一下这样的话数据传输是不是很复杂?特别是如果要对这个模拟模块做ECO的话。
发表于 2012-5-10 16:10:50 | 显示全部楼层
什么意思?没明白
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 05:36 , Processed in 0.039410 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表