在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: jmwang

[讨论] 有关运放offset电压仿真问题

[复制链接]
发表于 2012-2-4 12:24:12 | 显示全部楼层
sesese
发表于 2012-2-6 13:33:47 | 显示全部楼层
thanks
发表于 2012-2-7 17:14:48 | 显示全部楼层
顶一下!
发表于 2012-2-8 09:43:08 | 显示全部楼层
支持sillier。 他说得很对。
发表于 2012-2-8 14:09:51 | 显示全部楼层
TSMC,GF和SMIC都有mismatch lib的,保密级别高,需要向厂方去要
另外一半意义上CMOS工艺输入对管L>=2um,W*L>=200um^2可以了,+/-10mV没问题
高速的比较麻烦1G的测试也就+/-30mV
发表于 2012-2-8 15:21:55 | 显示全部楼层
感谢分享!
发表于 2012-3-5 23:19:09 | 显示全部楼层
好帖子,真给力
发表于 2012-3-6 22:34:52 | 显示全部楼层
谢谢楼主,不错~~~~
发表于 2012-3-7 14:03:34 | 显示全部楼层
MC 仿真Mismatch还是很有价值的
发表于 2012-3-7 14:40:33 | 显示全部楼层
标记一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 02:03 , Processed in 0.023685 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表