在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2929|回复: 6

[讨论] 关于栅区域打孔的问题

[复制链接]
发表于 2010-12-28 10:54:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问在gate区域上方打孔连接金属的做法有什么潜在的问题?换句话说,为减小栅电阻,通常只是在栅区域外用金属连接,这样的做法避开了直接在栅区域的上方直接打孔,为什么?
如果说工艺规则不允许的话,那么工艺上的问题又是什么?

同时再问一个相关问题,在栅区域上方走底层金属线有什么不良影响?
发表于 2010-12-28 15:31:24 | 显示全部楼层
在栅上方区域走金属(主要是金属一),由于金属-介质-栅的构造形成的寄生电容,会将金属上信号的变化传给栅,使得栅极信号发生不必要的波动。
发表于 2010-12-28 21:52:29 | 显示全部楼层
谢谢,我也有过这个问题
 楼主| 发表于 2010-12-29 15:14:16 | 显示全部楼层
回复 2# dorahome

    上方走线的问题大概明白了。

关于减小栅电阻而打孔不可行的问题恐怕是孔本身在工艺中参数变化大,引起栅信号产生问题。相比来讲栅电阻的问题可能更小。
发表于 2010-12-31 10:01:30 | 显示全部楼层




    栅上打孔,不小心就把oxide打穿了,当然不行。。。。。
 楼主| 发表于 2011-1-5 12:45:35 | 显示全部楼层
回复 5# goodsilicon

能感觉到您的意思了……
发表于 2011-1-7 11:41:22 | 显示全部楼层
同意5楼的说法.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 09:43 , Processed in 0.019060 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表