在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 450|回复: 1

[讨论] 代码和数据整合xSPI STT‐MRAM应用场景

[复制链接]
发表于 2024-10-28 15:42:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
    Everspin xSPI STT‐MRAM在代码和数据整合的应用场景中,应用程序代码和少量数据存储在同一个内存芯片中。这有时需要满足严格的成本和空间(如物理板空间)要求。代码在启动时加载到RAM中。文件系统可用于存储数据,也可能用于存储固件,但经常会使用原始访问。由于NORflash成本低、尺寸小,因此通常用于此目的。
    对于只读或以读取为中心的工作负载,这种设计非常合适。但是,由于写入性能差和写入能耗高,NOR闪存通常不适合中等写入工作负载。NAND闪存也可用于提高写入性能,但由于坏块和软错误管理,它会带来额外的复杂性。另一个问题是耐力。虽然大多数应用永远不会接近NOR或SLCNAND的最大100K擦除周期,但保持力会随着单元磨损而显著下降。根据未磨损设备的典型10年规格,10K循环后,保留时间可能会降至仅1年。如果固件映像以磨损块结束(如果使用了适当的磨损均衡,这可能会发生),这可能会成为一个问题。
    Everspin xSPI STT‐MRAM封装8DFN,容量高达64Mb,非常适合这种特殊的使用情形。它具有极高的写入速度、低写入能耗和几乎无限的写入耐久性。截至目前,NOR flash仍然比MRAM有容量优势,但大型NOR芯片并不便宜,没有迹象表明MRAM无法扩大规模和成本的综合水平。
 楼主| 发表于 2024-10-28 15:48:25 | 显示全部楼层
样品联系代理商英尚微电子
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 11:01 , Processed in 0.014512 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表