在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2034|回复: 3

对ARM异常内核步骤的疑问

[复制链接]
发表于 2007-12-12 11:34:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家都知道ARM发生异常后内核会经过以下标准的流程:

1. R14_<exception_mode> = return link
2. SPSR_<exception_mode> = CPSR
3. Forces the CPSR mode bits to a value that depends on the exception (include I or F bit disable)
4. PC = exception vector address

发现中断的屏蔽在第3步才有效,那如果内核在执行1,2步的时候又产生一次中断,系统必然collapse。虽然貌似几率很小,但也会~~~

请高手解答,谢谢!!
 楼主| 发表于 2007-12-12 18:51:34 | 显示全部楼层
没人顶啊,明天再来看
发表于 2007-12-13 09:30:52 | 显示全部楼层
操作在硬件上保证是原子的。
 楼主| 发表于 2007-12-13 10:45:51 | 显示全部楼层
哦,原来如此,谢谢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 13:49 , Processed in 0.018704 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表