在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 1488|回复: 2

[招聘] 西安上海招聘数字设计、验证、fpga验证、嵌入式软件等等

[复制链接]
发表于 2021-1-7 10:25:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×


专注IC的猎头   微信:361261541

手上有数十家IC设计公司的职位, 职位包括不限于IC架构/    数字设计/   模拟设计/   数字验证 /芯片验证  /后端  等等各类职位

地点包括北京  上海 深圳  西安  武汉  合肥 等等


如果您有看机会的需求,欢迎问询。
如果您不看机会,也期待能交换联系方式,保持联系。

薪资看经验、面试、职位等因素而定


以下是西安部分职位:

SOC芯片设计工程师(高级工程师)
岗位职责:
l  承担SOC芯片子系统需求分析、规格制定、架构设计、集成设计
l  承担子系统级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l  子系统交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l  子系统级芯片资料手册编写、芯片测试和技术支持
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历
l  了解SOC数字集成电路或者FPGA逻辑设计全流程相关知识;熟悉逻辑/时序电路的原理和设计;精通verilog语言,会使用EDA设计验证工具;
l  熟悉ARM或其他CPU、DSP、AMBA总线、ARM NIC总线、AterisNOC总线之一者优先
l  熟悉芯片时钟复位方案设计优先
l  熟悉PCIE/USB/DDR/Ethernet/CPRI优先
l  有大规模SOC芯片量产经验优先
l  有基带SOC项目经验优先
上海西安最新Open 5g基站芯片)
1IP&SOC设计/验证工程师  、专家
2、物理层算法/基站中射频算法专家
3、嵌入式软件专家
联系微信:361261541
SOC芯片设计工程师(工程师)
岗位职责:
l  参与SOC芯片需求分析、规格制定、架构设计
l  负责模块级详细设计方案、集成设计、Verilog RTL实现及模块级基本特性验证
l  承担模块级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l  模块交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l  参与负责模块的FPGA测试
l  模块芯片资料手册编写、芯片测试和技术支持
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历
l  了解SOC数字集成电路或者FPGA逻辑设计全流程相关知识;熟悉逻辑/时序电路的原理和设计;精通verilog语言,会使用EDA设计验证工具;
l  熟悉低功耗设计,有良好的代码设计规范
l  熟悉ARM或其他CPU、DSP、AMBA总线、ARM NIC总线、AterisNOC总线之一者优先
l  熟悉芯片时钟复位方案设计优先
l  熟悉PCIE/USB/DDR/Ethernet/CPRI优先
l  有大规模SOC芯片量产经验优先
l  有基带SOC项目经验优先
IP设计工程师(高级工程师)
岗位职责:
l  负责无线通信基带 IP 设计开发,如信道编解码、调制解调、信道估计、信号检测、DFE、发射链路等
l  与算法工程师一起完成相关算法的硬件架构和定点化;
l  完成模块级架构设计,RTL实现以及基本功能的模块级验证工作
l  参与终端/基站系统的架构设计和SOC系统设计
l  参与 FPGA 系统调试、芯片测试方案制定和支持芯片测试工作。
l  从事通信芯片的开发、系统应用、调试等相关工作;
l  承担子系统级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l  子系统交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l  子系统级芯片资料手册编写、芯片测试和技术支持
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历;
l  具有扎实的数字电路理论基础知识,熟悉ASIC或FPGA开发流程和相关工具使用方法,能熟练使用Verilog HDL进行逻辑电路设计;
l  对无线通信算法有较深的理解,包括不限于4G/5G/IOT等;
l  在数字通信及信号处理方面,如调制解调,时频同步,信道估计,纠错码编解码以及各种数字滤波领域,具有扎实的理论知识和实践经验;
l  有成功设计流片经验者优先
数字芯片验证工程师(高级工程师)
岗位职责:
l  负责SOC、基带芯片子系统及芯片系统验证
l  制定验证策略、研制计划、详细验证方案
l  建立子系统级或芯片级验证环境
l  设计验证用例、验证执行
l  验证完备性等质量管理
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历
l  熟练使用System Verilog ,熟悉UVM验证方法学。
l  熟练使用EDA编译、仿真、debug工具。
l  熟悉脚本编程语言(Perl/Phython/Shell等),能够开发验证自动化效率提升工具
l  熟悉3GPP通信协议、通信算法者优先
l  有通信基带SOC项目经验者优先
l  熟悉CPU、DSP、AMBA总线、ARM NIC总线、Ateris NOC总线之一者优先
l  熟悉芯片时钟复位技术者优先
l  熟悉PCIE/USB/DDR/Ethernet/CPRI技术者优先
l  有SOC项目量产经验者优先
数字芯片验证工程师(工程师)
岗位职责:
l  负责SOC、基带芯片的模块级验证
l  制定验证策略、研制计划、详细验证方案
l  建立模块级验证环境
l  设计验证用例、验证执行
l  验证完备性等质量管理
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历
l  熟练使用System Verilog ,熟悉UVM验证方法学。
l  熟练使用EDA编译、仿真、debug工具。
l  熟悉脚本编程语言(Perl/Phython/Shell等),能够开发验证自动化效率提升工具
l  熟悉CPU、DSP、AMBA总线、ARM NIC总线、Ateris NOC总线之一者优先
l  熟悉芯片时钟复位技术者优先
l  熟悉PCIE/USB/DDR/Ethernet/CPRI技术者优先
l  熟悉3GPP通信协议、通信算法者优先
l  有通信基带SOC项目经验者优先
l  有SOC项目量产经验者优先
FPGA原型验证工程师(高级工程师/工程师)
岗位职责:
l  制定SOC芯片的FPGA原型开发计划;
l  使用FPGA硬件平台,开发FPGA原型验证平台和测试用例;
l  完成从ASIC到FPGA的RTL代码转换、验证和集成工作;
l  完成FPGA配置文件生成,支持FPGA的仿真、调试和问题分析;
l  跟进FPGA原型验证方法学的演进,参与设计完善FPGA设计流程;
l  FPGA 的综合、仿真和 debug 环境维护;
l  FPGA 时序和面积优化;
l  FPGA 版本的验证和发布;
岗位要求:
l  计算机、电子、微电子、通信等相关专业本科或以上学历
l  熟悉FPGA设计与原型验证流程,熟练使用FPGA相关EDA工具;
l  有HAPS平台使用经验者优先;
l  熟悉USB/DDR/PCIe/Ethernet等接口协议者优先;
l  有通信、基带芯片或FPGA产品项目经验者优先;
l  熟悉 Verilog HDL,熟悉数字电路设计者优先
l  熟悉 Xilinx FPGA,有相关开发和调试经验者优先
ASIC高级开发工程师(5G DFE
职位描述:
作为ASIC开发的关键成员,重点关注数字中频(DIF)、数字预失真(DPD)和削波(CFR)。候选人将对设计策略、设计规范做出贡献,具体如下:
-负责ASIC RTL编码、时序优化、资源优化、低功耗设计、Matlab算法模型Bitture比对。
岗位要求:
1、硕士及以上学历。计算机科学、通信工程或相关专业。
25年以上FPGA/ASIC开发经验,通信算法RTL设计经验。熟悉VerilogSystemVerilogLinux shell,熟悉FPGA/ASIC开发流程和策略。
3、了解RTL或相关领域的验证,如编写测试计划、测试用例执行、自动回归和结果分析等。
4、对数字信号处理技术有深入的了解。熟悉无线系统架构(UMTSLTE5G NR等)。
5、良好的沟通交流能力。
6、积极主动负责的工作态度。
7、良好的团队合作精神,愿意为团队的成功做出贡献
8、能够在研发阶段承受变化和多任务
ASIC高级验证工程师(5G DFE
职位描述:
作为ASIC开发的关键成员,重点关注数字中频(DIF)、数字预失真(DPD)和削波(CFR)。候选人将对验证策略、验证规范做出贡献,具体如下:
-负责ASIC验证环境的搭建,代码/功能覆盖测试用例的设计
资格
1、硕士及以上学历。计算机科学、通信工程或相关专业。
25年以上FPGA/ASIC验证经验,熟悉VerilogSystem VerilogLinux shell,熟悉TCL/Perl/Python脚本语言中的一种。
3、熟悉UVM验证流程和策略,能够搭建UVM验证平台优先考虑。
4、熟悉RTL或相关领域的验证经验,如编写测试计划、测试用例执行、验证环境构建、自动回归模拟和结果收集等。熟悉如何提高RTL代码覆盖率、功能覆盖率、功能覆盖率。
5、对数字信号处理技术有深入的了解。熟悉无线系统架构(UMTSLTE5G NR等)。
6、良好的沟通能力。
7、积极主动负责的工作态度。
8、良好的团队合作精神,愿意为团队的成功做出贡献
9、能够在研发阶段承受变化和多任务
嵌入式软件工程师(高级工程师/工程师)
岗位职责:
l  基于SOC芯片、FPGA验证平台,完成操作系统移植、SOC底层驱动软件开发
l  基于FPGA平台,编写基于ARM或其他嵌入式CPU的软件测试用例,完成FPGA系统功能验证
l  参与高层应用软件和底层软件运行性能分析和提升
l  开发芯片Bootrom,并规划实施详细的验证方案
l  与硬件和SOC开发人员配合共同完成SOC的全面测试、包括性能和功耗调优等工作
l  负责SOC芯片Bootloader、RTOS、Linux内核的驱动开发、调试与优化工作。
l  负责板级外设驱动的开发与调试
岗位要求:
l  电子、计算机、自动控制、软件工程等相关专业本科或以上学历;
l  熟练使用C/C++编写嵌入式控制程序
l  熟悉ARM CPU体系结构、内核工作原理
l  能独立进行基于Linux和RTOS操作系统的BSP驱动方案设计、编码和验证工作;
l  熟练掌握各种板级总线通讯技术如USB、UART、Ethernet、PCIE、EMMC、I2C、SPI等
l  有通信系统项目、SOC芯片项目经验者优先
l  有ARM汇编开发经验者优先
l  有ARM低功耗控制项目经验者优先
产品与系统类岗位
SOC芯片系统工程师
岗位职责:
l  与市场团队共同完成分析小基站市场需求,完成基于自研芯片的小基站解决方案市场竞争力分析、芯片解决方案需求编写
l  负责小基站基带SOC芯片需求和设计规格的定义,并制定芯片套片架构、基带芯片架构;
l  负责小基站基带SOC芯片关键技术方案制定,包括架构设计、工艺评估、IP选型、封装方案、后端布局、IO排布、测试方案、性能优化等;
l  指导其他工程师完成相关设计工作;
l  研发流程各阶段相关文档的撰写。
岗位要求:
l  计算机、电子、微电子、通信等相关专业研究生以上学历;
l  熟悉芯片的前后端流程、FPGA原型验证、芯片测试量产流程
l  有无线基站或终端SOC芯片项目背景
l  有多次大规模SOC成功流片和商用经验
l  良好的书面和口头表达能力,沟通、学习能力强
l  熟悉3GPP L1、L2、L3层协议及算法者优先
l  熟悉3GPP基站、小基站或终端系统者优先
基带芯片系统工程师
岗位职责:
l  与市场团队共同完成分析小基站市场需求,完成基于自研芯片的小基站解决方案市场竞争力分析、芯片解决方案需求编写
l  负责小基站基带芯片需求和设计规格的定义,并制定基带芯片架构、射频与基带套片架构;
l  负责小基站基带芯片关键技术方案制定,包括基带系统架构、基带射频接口、、IP选型、、测试方案、性能优化等;
l  指导其他工程师完成相关设计工作;
l  研发流程各阶段相关文档的撰写。
岗位要求:
l  计算机、电子、微电子、通信等相关专业研究生或以上学历;
l  熟悉芯片的前后端流程、FPGA原型验证
l  熟悉通信系统测试流程
l  有无线基站或终端芯片项目背景
l  有多次成功流片和商用经验
l  良好的书面和口头表达能力,沟通、学习能力强
l  精通3GPP L1、L2、L3层协议之一或全部,
l  精通无线通信基带算法者优先
物理层软件架构师
岗位职责:
l  负责5G小基站物理层软件架构的设计;
l  参与5G NR基站芯片选型、竞争分析和技术预研
l  负责5G小基站物理层算法的实现,能够独立完成物理层算法在相关平台上的实现与优化;
l  配合算法设计工程师进行算法性能分析与优化,并完成所承担模块设计文档的编写;
l  配合芯片工程师进行芯片架构设计
l  配合制定物理层软件开发和测试计划
l  负责组织协调物理层相关系统联调问题分析和解决
岗位要求:
l  计算机、电子、通信等相关专业本科或以上学历;
l  精通C语言编程,掌握数据结构、算法理论和操作系统知识,能够编写干净严谨的软件代码;
l  ARM或DSP平台上基带物理层软件开发经验丰富
l  软硬件全系统联调经验丰富,能识别模块和软件流程问题并且给出优化方案。
l  精通LTE,NR物理层协议,熟悉L2、L3协议。
l  有基站SOC芯片项目经验者优先
基站硬件架构师
岗位职责:
l  负责基于自研芯片的5G小基站系统解决方案硬件架构设计
l  参与5G小基站芯片选型、竞争分析和技术预研
l  负责硬件设计的系统方案制定、器件选型及评估验证、原理图及PCB设计、单板和整机调测、整机交付工作;
l  负责研发样机的制作及调试,客户样机测试优化,生产及售后技术服务工作;
l  配合制定小基站参考设计硬件开发和测试计划
l  负责组织协调硬件相关系统联调问题分析和解决
岗位要求:
l  电磁场、微波、电子、通信与计算机相关专业,研究生或以上学历;
l  具备BBU/RRU/AAU/和一体化基站产品硬件经验;
l  了解LTE/5G NR通信系统,能够独立完成高速数字设计和高密度多层电路板设计,具有EMC/EMI和信号完整性方面的经验;
l  精通时钟设计、板上电源、高速器件、硬件接口
l  了解高速AD/DA或射频硬件电路
l  熟练掌握原理图设计工具、PCB设计工具,熟练应用示波器、频谱仪、信号源、功率计、万用表等仪器仪表,有较强的硬件分析调试能力;
l  有基站芯片项目经验者优先

基站中射频算法专家
岗位职责:
l  负责小基站RRU系统中射频算法研究和开发,如均衡器、PIM对消、CFR/DPD等算法;
l  负责射频离散性和准确性校正算法,模拟非理想性对抗算法等方向研究和开发;
l  关键算法研究,OpenRAN RRU通信系统相关关键算法研究,包括不限于中射频算法、LowPHY物理层、同步、ICS、通道校准等相关算法设计和优化。
岗位要求:
l  数学、通信、计算机、自动化等相关专业硕士或博士学位,宏基站或小基站中射频算法领域5年以上工作经验;
l  有商用RRU产品算法开发经验
l  有良好的数学功底,熟悉信号处理理论、机器学习、数学建模等相关知识;
l  理解射频、微波基本原理,具有中射频、微波等硬件基础或经验者优先
物理层算法工程师(高级工程师)
岗位职责:
l  负责5G物理层链路仿真平台设计搭建,评估关键物理层算法性能;
l  负责5G关键基带算法研究工作,包括信道估计与均衡、同步、测量、时频偏估计等;
l  为5G基带芯片提供算法设计与评估,与芯片团队进行相关实现设计;
l  为5G小基站系统提供高质量可商用的物理层算法,并确保无线性能指标;
岗位要求:
l  数学、计算机、电子、通信等相关专业研究生或以上学历;
l  扎实数学基础知识,熟悉通信系统,精通数字信号处理
l  熟悉3GPP协议尤其是L1层协议,能独立搭建全链路的浮点/定点仿真平台;
l  无线通信收发系统架构(中射频+基带处理)有全局宏观的认识理解;
l  无线通信相关关键算法:信道编解码、信道估计、信道均衡、抗干扰、基带削峰、时频偏估计、MIMO 技术、同步、解调等;
l  从算法到产品实现有深刻认识,能够配合产品设计专家进行算法的实现落地
l  有基站SOC芯片项目经验者优先
硬件设计工程师
岗位职责:
l  负责无线通信芯片的系统验证板、EVB开发板硬件设计和实现、元件选型、质量提升等。;
l  设计原理图,指导EDA工程师设计PCB;
l  负责系统验证板、EVB开发板的调试和测试;
l  负责芯片电气参数测试;
l  为应用部门或客户解决产品硬件实现上的技术问题,提供芯片应用参考电路;
l  负责芯片电气参数测试;
l  编写相关设计文档;
岗位要求:
l  计算机、自控、电子、微电子等相关专业,本科及以上学历,2年及以上通信硬件开发经验;
l  熟悉数字电路和模拟电路,熟悉常用外设元器件和IC等, 熟悉常用外设接口(如UART、USB、SPI、I2C,以太网等),熟悉CADENCE、AD等原理图和PCB设计工具
l  具有高速数字电路设计经验,DDR,PCIE,光纤等;
l  熟知常用测量仪器的测量原理,包括示波器、频谱分析仪、信号发生器、网络分析仪、逻辑分析仪等;
l  具有较强的分析、解决问题的能力;
l  具备团队协作精神。


发表于 2021-1-21 11:30:19 来自手机 | 显示全部楼层
你好,这些职位是哪个公司的呀
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-1-28 15:34:46 | 显示全部楼层
嗨  不好意思   很少登录   可以微信联系我    微信 361261541
谢谢
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-19 21:12 , Processed in 0.841434 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表