在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2604|回复: 1

[原创] TI DSP C6670 RapidIO数据传输问题

[复制链接]
发表于 2018-1-27 11:00:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我使用了TI C6670 DSP与两片V6 FPGA通过X2的SRIO互联,现在想将DSP的数据通过两路X2 SRIO同时发送给两个FPGA,想求助一下大牛们该调用哪个发包函数将数据从两路X2 SRIO接口中输出呢??~~ps:之前实现过C6670与一片FPGA通过X4互联,实现方式为开启一个线程使用SRIO发包函数Srio_sockSend_DIO (srioSocket, SRIO_SrcMemoryAddr, SRIO_SendPktSize, (Srio_SockAddrInfo*)&to)将数据发送出去的。
发表于 2018-2-6 21:30:12 | 显示全部楼层
BOARD PRICE
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:27 , Processed in 0.016017 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表