在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4011|回复: 5

[讨论]SI和高速电路设计

[复制链接]
发表于 2003-8-13 10:46:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
信号完整性(SI)是指信号在电路中以正确的时序和电压作出响应的能力。如果电路中信号能够以要求的时序、持续时间和电压幅度到达IC,则该电路具有较好的信号完整性。反之,当信号不能正常响应时,就出现了信号完整性问题。从广义上讲,信号完整性问题主要表现为5个方面:延迟、反射、串扰、同步切换噪声(SSN)和电磁兼容性(EMI)。
我先开个头。希望大家响应
发表于 2003-8-13 12:55:29 | 显示全部楼层

[讨论]SI和高速电路设计

电磁兼容(EMC)
电磁干扰(EMI)
我记不太清,好像是这样。
发表于 2003-8-13 13:29:55 | 显示全部楼层

[讨论]SI和高速电路设计

信号完整性分析应该在高频或是高速的地方要考虑的吧?
 楼主| 发表于 2003-8-13 15:33:45 | 显示全部楼层

[讨论]SI和高速电路设计

说的没错。对于高速的定义也是不同的。但是多数是针对信号的上升沿和下降沿而定的。不止是信哈的工作频率有多高。
发表于 2003-8-13 16:49:49 | 显示全部楼层

[讨论]SI和高速电路设计

还有:地弹,过冲,欠冲.
 楼主| 发表于 2003-8-13 23:08:38 | 显示全部楼层

[讨论]SI和高速电路设计

对。这些现象在高速电路中尽可能的避免。否则会产生器件的误操作
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-14 13:18 , Processed in 0.029160 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表