在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 8976|回复: 7

[求助] cpu如何作为PCIE上的end point

[复制链接]
发表于 2012-2-12 20:56:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有个问题想请教一下大家,我现在有一块powerpc8308的板子,希望作为PCIE总线上的end point。我使用的操作系统是vxWorks6.8,不知道cpu在做end point的情况下应当如何初始化呢?
我在BSP中添加了PCIE支持,按照8308手册中PCIE初始化的流程对驱动进行了相应的修改,但是现在发现驱动在运行过程中检测PCIE的状态机,发现自适应后不在L0状态,驱动会返回error退出。
不知道有没有朋友用cpu做过end point 希望能给点提示,初始化这块应该怎么做,谢谢! 望回复
 楼主| 发表于 2012-2-13 21:07:07 | 显示全部楼层
好了 硬件上管脚没配对 配好了以后 自适应成功
发表于 2013-2-20 10:18:59 | 显示全部楼层
回复 1# fys2xxx


    我也遇到同样的问题了,我使用的是飞思卡尔的P1022,

驱动在运行过程中检测PCIE的LTSSM状态机,发现自适应后不在L0状态,驱动会返回error退出。


请你告知是什么地方的硬件管脚配置出错了,帮忙给些思路
发表于 2013-2-21 13:17:32 | 显示全部楼层
回复 3# iceballoon


    首先检查PCIe端口是否设置为endpoint模式!

    PCIe初始化配置由RC(root complex)进行;如果PCIe端口工作为endpoint,不要试图用驱动程序让它去配置PCIe;只需要做好PCIe Bar空间与CPU地址空间的映射就行。
发表于 2013-3-2 23:28:35 | 显示全部楼层
从硬件角度来说,应该有选择rc还是endpoint的管脚,具体软件不清楚
发表于 2013-3-12 13:54:12 | 显示全部楼层
回复 3# iceballoon


    我的问题已经定位,Pcie差分线上的交流耦合电容使用不正确,不能使用0.01uF,
规范要求容值的范围是75pf--200pf之间。
发表于 2013-4-2 22:38:32 | 显示全部楼层
牛拜拜啊 受教了... 这样感觉应该在detect状态都跳转不下去
发表于 2017-7-27 10:21:41 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 14:38 , Processed in 0.032201 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表