在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 7102|回复: 6

[求助] 请问在Buck中最小导通时间由什么决定?

[复制链接]
发表于 2010-3-8 21:57:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 qwertyIC 于 2010-3-8 22:02 编辑

未命名.bmp 个时间是否是由系统的delay决定的?以大家非常熟悉的buck dc-dc mps的一datasheet框图为例:当发生ocp到PWM反相端时间delay为t1,然后经过驱动到开关管关断delay为t2。另外,导通时间从PWM正相端到开关管开启delay时间为t。则系统最小导通时间与(t2+t1)-t 强烈相关的吧?还有什么因素或delay影响呢?
发表于 2010-3-9 14:54:46 | 显示全部楼层
除了你上面提到的外,还有CLK的脉宽,以及RS触发器的Set段到开关管开启延迟时间有关。
回复 支持 反对

使用道具 举报

发表于 2010-7-5 22:53:06 | 显示全部楼层
學到不少 原以為只是單純的跟OCP有關
都沒考慮到delay
感謝分享
回复 支持 反对

使用道具 举报

发表于 2010-8-11 13:13:02 | 显示全部楼层
delay, driver speed
回复 支持 反对

使用道具 举报

发表于 2010-8-13 14:27:06 | 显示全部楼层


一般CLK的脉宽不会那么大吧,应该不会决定系统的最小倒通时间,尽管理论上有这种可能。
回复 支持 反对

使用道具 举报

发表于 2014-3-21 08:57:53 | 显示全部楼层
分析的不错!
回复 支持 反对

使用道具 举报

发表于 2014-3-25 23:05:48 | 显示全部楼层
mos的结电容
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-1 02:23 , Processed in 0.019074 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表