|
发表于 2013-4-22 11:50:37
|
显示全部楼层
(1)能接收数字的激励
(2)芯片内部的不同模块可以设置不同的仿真速度
(3)波形如何查看?
一般來說 spice 都能但是 . verilog output 須要 dump vector file ..
須要處理下才能當 stimulus ..
芯片内部的不同模块可以设置不同的仿真速度
=> fast spice 都能設
請查 手冊
但要注意的是
如果你
top-> level1 -> level2
top 設多準?
level2 多準?
一般都是 analog sublock 設到 spice accuracy mode .
hsim 和其他 FAST SPICE 不同是記得會先SCAN 電路, 把不使用電路簡化 switch rc ..
所以不會動的MOS 會被簡化掉, 所以 memory 類特別適合拿HSIM 來跑.
因為對SPICE 來說 1000 bit SRAM cell .. 等於要分析 1000個..
hsim 會先化簡掉
aditspice 則是電路MOS 變查表方式.
hspice 解電路MATRIX 很容易不收斂和跑得慢, 給 initial condition 就是幫助電路化簡
有多CPU 的 , 如果電路是如 memory repeat ..可以加快SIMULATION .
但是多數 analog design 都不是如此 .
簡易說 hsim memory design 使用 .
waveform 以前記得是 .fsdb
sandwork spice explorer tool can read |
|