在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
12
返回列表 发新帖
楼主: lynker

关于Sigma Delta ADC的仿真 求助高人

[复制链接]
发表于 2017-12-5 11:16:42 | 显示全部楼层




    根据我看过的资料,我觉得你的解决方法是对的,但是解释似乎有点问题。
首先,1MHz的采样频率(每1us采样一次),配上65536的采样点数,说明总共采样时间是1us*65536=65.536ms。
那么,被采样的信号必须保持完整的周期T,才不会出现频率泄漏。因此,n*T=65.536ms。
所以,输入信号频率应该满足:f=1/T=n/65.536m=15.26*n Hz,即15.26Hz的整数倍。(当然n不能过大,至少要满足奈奎斯特采样定律)
至于为什么3.5kHz的输入信号没有出现50Hz的情况,是因为在同样的采样频率与采样点数的条件下,3.5kHz采样的周期数n非常大,包含了229.376个周期,相对于229个周期,0.376的影响就小多了。

以上。
 楼主| 发表于 2017-12-5 11:59:15 | 显示全部楼层
回复 11# kurashi

快十年过去了,难得还有人跟这个帖子。你说的在理,采样点数应该和采样时间对应,采样时间应该是输入信号的若干周期。当初50Hz的采样点数65536是取少了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-11 21:53 , Processed in 0.012558 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表