在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2323|回复: 1

求教有关于全数字锁相环的问题

[复制链接]
发表于 2008-7-21 14:58:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我的毕设课题是利用全数字锁相环实现基于SATA的时钟恢复的实现,要求实现的速度是1.5Gbps,可是查阅现有论文,均有类似于全数字锁相环所实现的时钟恢复,其工作速度只能在几百兆左右
想请问高手,为什么全数字锁相环实现时钟恢复速率做不上去?
不胜感激
另:基于时钟产生的已经由我同学利用全数字锁相环实现了1.5GBPS的扩频时钟信号的产生
发表于 2008-7-22 12:33:16 | 显示全部楼层

个人了解到情况是基本都做到接收芯片的内部;对于输出端也就是通过输入一个基频(可能是同步输出),自己倍频上去的。

如果你外部倍频,那么以为着你的输出可能是1.25G,2.5G,或是更高的10G,通过走线到接受芯片(走线引入jitter和skew比较大),作为数据采样的时钟。:那么请问,你的这个采样时钟和你采样数据如果实现同步,进行采样,如果你要做同步,不如在芯片内部做算了。

对于时钟恢复的理论,你可以参考 CDR的设计理论!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 12:32 , Processed in 0.021795 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表