在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14419|回复: 12

[讨论] PFD设计

[复制链接]
发表于 2011-10-11 16:21:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我做pll的时候 根据其他人的论文里的电路  设计了一个上升沿触发的TSPC PFD  但是为什么结果是错的 我在两输入端加了反相器变成下降沿触发 结果反而对了 有人遇到过这种问题吗
发表于 2021-8-19 11:09:26 | 显示全部楼层
我也用了这个TSPC 仿真看是复位和时钟都为0时 然后输出是高电平,高电平就影响复位端去了造成初始逻辑混乱后面也就乱了,只能一开始用高电平压制复位端到0,防止逻辑混乱,加反相器之后CLK低电平变成高电平复位为0就能用了 也不知道是本是这样如果错的希望指出
发表于 2020-3-17 15:49:09 | 显示全部楼层
good question
发表于 2020-3-16 18:01:20 | 显示全部楼层
可以看下输入clk的上下沿时间,太长,会引起pfd误判
发表于 2016-12-3 00:36:26 | 显示全部楼层
楼主贴张图啊,我调试两天了,就是没成功
发表于 2016-5-12 11:28:19 | 显示全部楼层
回复 1# cll412121


   楼主 能把你的PFD电路图发上来看一下吗?我也在做TSPC PFD,感觉好诡异。。。单独仿真D触发器没问题,但是放在一起就不行了,我想借鉴一下你的电路行不?
发表于 2013-1-18 14:41:55 | 显示全部楼层
我也遇到同样的问题啊,
求大侠解答,谢谢!
发表于 2012-7-13 15:18:15 | 显示全部楼层
我的也出现问题,单独仿TSPC没有问题,但是放到PFD里再仿真,就变成上下沿都触发。。不知道什么问题。
 楼主| 发表于 2011-10-14 20:56:41 | 显示全部楼层
回复 4# mesko


    我输入信号是模拟库中的脉冲源,本身就是理想的,还要整形干什么,输出要整形吧
 楼主| 发表于 2011-10-14 20:53:02 | 显示全部楼层

正确图像

正确图像
1.JPG 回复 3# xhseu


后一幅是输入没加反相器,上升沿触发,输出结果起始电位是高电平,加了反相器就如第一幅所示,下降沿触发,结果正确。怎么跟有些论文中的结果不一样呢,还是我哪里错了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-11 15:46 , Processed in 0.036178 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表