在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
收藏本版 (10) |订阅

Cadence PCB 今日: 0|主题: 350|排名: 23 

[原创] PCB信号仿真之为什么DDR走线要同组同层? attach_img edadoc2013 2022-12-1 1795 skahill 2024-3-12 11:12
[原创] 性能逆天的这种电容,你见过吗? attach_img edadoc2013 2022-12-14 1755 loopgain 2022-12-14 15:35
[原创] 电容这段走线影响这么大? attach_img edadoc2013 2022-12-21 1857 落雪听禅 2023-4-17 07:40
[原创] ODT在手,DDR5布线可以任性走? attach_img edadoc2013 2023-1-3 1948 gubels 2023-1-3 10:30
[原创] DDR调试不通?先别扔,这个操作可能帮你逆袭! attach_img edadoc2013 2023-2-2 1868 fox1012 2023-3-4 23:27
[原创] 板厂阻抗控制5%为什么那么难?这个因素就可能把误差占满了! attach_img edadoc2013 2023-2-8 1763 dihoo123 2023-4-3 15:28
[原创] 软硬结合板设计,过孔到软板区域的间距设计多少合适 attach_img edadoc2013 2023-3-27 1746 dihoo123 2023-4-3 15:33
[原创] 高速数字信号VS射频信号,到底哪个更难设计? attach_img edadoc2013 2023-4-12 1733 lhxcyz 2023-4-12 18:12
[原创] Request for Cadence SI 培训视频 chenshawn 2016-1-9 02767 chenshawn 2016-1-9 17:02
[原创] 投票刷票ip限制. yttlg 2016-8-19 02188 yttlg 2016-8-19 23:26
[原创] DDRx的关键技术介绍(中) edadoc-wen 2016-9-21 02858 edadoc-wen 2016-9-21 17:02
[原创] Cadence导入.asc文件方法以及注意事项 attach_img handsome8763 2017-1-23 07766 handsome8763 2017-1-23 10:46
[原创] 为什么我的工艺库导不进去 attach_img 乃求爱乃求 2018-4-22 02373 乃求爱乃求 2019-10-20 21:11
[原创] 如何设计出色的PCB产品? charlotte11 2018-10-29 02042 charlotte11 2018-10-29 13:09
[原创] 陶瓷线路板小功率和电器设备的影响,集电极流 slt123 2019-6-20 01648 slt123 2019-6-20 17:07
[原创] BRD板和LIB库之间LIB库和LIB库之间的封装和焊盘差异 attach_img yepeda 2020-8-22 03444 yepeda 2020-8-22 23:56
[原创] 自动加载Cadence Toolbox功能组件 attach_img yepeda 2020-11-26 03525 yepeda 2020-11-26 23:23
[原创] 初始化版图的基本参数设置,导入网表 attach_img yepeda 2020-12-27 03443 yepeda 2020-12-27 23:14
[原创] FPGA布线设计再添利器-全自动IO口SWAP attach_img yepeda 2021-1-10 03154 yepeda 2021-1-10 16:16
[原创] Zynq@-7000(7010,7020,7035,7045,7100) SoC 板卡设计 yujianlai 2021-1-15 04614 yujianlai 2021-1-15 10:42
[原创] 板内快速复用和板间快速复用 attach_img yepeda 2021-3-18 02916 yepeda 2021-3-18 20:47
[原创] 有压接器件的高速PCB,为何不建议做喷锡工艺 attach_img edadoc2013 2022-4-13 01388 edadoc2013 2022-4-13 10:54
[原创] 高端的DEBUG,往往只需要最朴素的测试方法 attach_img edadoc2013 2022-5-24 01139 edadoc2013 2022-5-24 16:22
[原创] 过孔与SMD焊盘过近导致的DFM案例 attach_img edadoc2013 2022-6-6 01018 edadoc2013 2022-6-6 16:02
[原创] 昔日红极一时,如今重出江湖,这种按键位要怎么设计 attach_img edadoc2013 2022-9-7 0958 edadoc2013 2022-9-7 18:55
[原创] 关于DDR4的绕等长,您想知道的这本书上都有 attach_img edadoc2013 2022-9-28 0908 edadoc2013 2022-9-28 11:13
[原创] 关于DDR4的绕等长,您想知道的这本书上都有 attach_img edadoc2013 2022-9-28 01079 edadoc2013 2022-9-28 11:16
[原创] PCB设计之实例解析传输线损耗 attach_img edadoc2013 2022-11-11 0777 edadoc2013 2022-11-11 10:49
[原创] PCB设计---深入浅出的反弹图 attach_img edadoc2013 2022-11-17 0915 edadoc2013 2022-11-17 19:23
[原创] PCB设计---深入浅出的反弹图 attach_img edadoc2013 2022-11-17 0755 edadoc2013 2022-11-17 19:25
[原创] PCB设计仿真之探讨源端串联端接 attach_img edadoc2013 2022-11-22 0732 edadoc2013 2022-11-22 14:39
[原创] 封装基板出厂100欧姆,测试85欧姆? attach_img edadoc2013 2022-12-7 0672 edadoc2013 2022-12-7 18:30
[原创] “一秒”读懂串扰对信号传输时延的影响 attach_img edadoc2013 2023-1-10 0912 edadoc2013 2023-1-10 13:47
[原创] 探究电阻布局对端接效果的影响 attach_img edadoc2013 2023-3-1 0666 edadoc2013 2023-3-1 15:23
[原创] 板内盘中孔设计狂飙,细密间距线路中招 attach_img edadoc2013 2023-3-27 0830 edadoc2013 2023-3-27 14:52
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 01:29 , Processed in 0.021076 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块