在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 339|回复: 2

[求助] 【SAR ADC论文初学者复现】异步SAR环路控制中CLKC时序问题

[复制链接]
发表于 3 天前 | 显示全部楼层 |阅读模式
330资产
本帖最后由 silicon_monkey 于 2025-3-29 19:58 编辑

请问各位大哥,我在用smic18实现Liu的monotonic方法,各个子模块都分别验证过,加在一起出现了问题:比较器两个值NAND后只能出现3个VALID信号脉冲,相应的异步SAR生成的CLKC也只有3个脉冲。通过trans仿真调出每个net的波形,猜测应该是环路控制时序除了问题,但是不知道如何修改,请各位前辈们指点迷津!

adc1.png
adc2.png
adc3.png
liu1.png
liu2.png
发表于 3 天前 | 显示全部楼层
建议楼主先放慢时钟频率。从波形来看,有可能是环路还没有完成全部的比较过程,就被时钟复位了。
发表于 前天 03:21 | 显示全部楼层
这个明显是环路的timing做的有问题,某一个部分的RC network response的time constant过大造成
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-1 18:30 , Processed in 0.016810 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表