在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 246|回复: 0

[求助] DCDC_PowerStage电路分析求解

[复制链接]
发表于 前天 11:15 | 显示全部楼层 |阅读模式
300资产
请问图片里红色圈圈划出来的电阻以及MOS管的作用是什么呀


问题概要:

前面是两个个Source Follower为LS Driver和BOOT_REG供电,boot_reg给HS Driver供电。问题主要是两个:
1. Source follower为什么要加一个电阻反馈,而且看起来是个正反馈;根据sansen书上对源随的分析,gate处电容越大SF越稳定,这个电阻反而削弱了电容的作用(两个电容可以近似为串联,容值还减半了)
2. Boot_REG处的自举电容为什么在non_overlap处添加一个电流泄放路径给电容放电,仿真时这个电容并不会产生电荷积累,是因为考虑噪声导致电荷积累嘛?

目前在优化祖传电路,希望有大佬能指点一下!!!万分感谢!!!

PVCC.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-26 13:51 , Processed in 0.013503 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表