在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 155|回复: 2

下载奖励300信元!片上网络 (NoC) 互连和末级缓存 IP 如何优化 SoC 设计

[复制链接]
发表于 昨天 20:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
SoC的复杂性正在以惊人的速度增长。可扩展的性能、提高功耗效率、管理由于功耗密度增加而产生的散热问题,以及同时实现时序收敛,是现代 SoC 设计的重要要求。

维持CPU性能的能力正在下降,设计师们面临着在既定的时间和预算内实现目标功耗、性能和面积的挑战。多核系统级芯片(SoC)设计的关键挑战包括高效的内核间通信和同步、跨多个内核维护缓存一致性以及减轻内存延迟和带宽限制的影响。所有这些挑战都需要精心的系统设计、有效使用缓存一致性协议、智能资源分配和先进的优化技术,以充分发挥多核SoC的潜力。

Arteris 是领先的系统IP提供商,致力于加速当今电子系统中的系统 级芯片(SoC)开发。

我们为大家准备了以下 Arteris 的技术资料+技术讲座视频,让您进一步了解利用Arteris的片上网络(NoC)互连IP和SoC集成自动化技术来实现您的 SoC 目标。


大家扫一扫下面的二维码,填写信息,即可一键获取全部资料。


WmiXul3.png
成功下载后,回帖“已下载“,审核后即奖励300信元


PS:资料列表:

1、技术视频
本视频将带您了解片上网络 (NoC) 互连和末级缓存 IP 如何优化整个 SoC 设计,以及如何创建更少布线、更大带宽、更小面积同时具有优异的的效率、灵活性和可扩展性的 NoC,实现您的 SoC 目标。
微信图片_20241115215044.png


视频内容目录:
· SoC复杂性推动了优化功耗、性能和面积的需求
· 缓存和互连的作用以及它们对整个系统性能的重要性
· 片上网络互连IP的组件和功能
· 灵活的片上网络互连IP拓扑结构如何满足特定SoC的物理和性能约束


2、技术PDF资料+产品手册
微信图片_20241115220820.png
微信图片_20241115220930.png
微信图片_20241115221050.png


发表于 3 小时前 | 显示全部楼层
不错,感谢分享。已下载
发表于 2 小时前 | 显示全部楼层


hehuachangkai 发表于 2024-11-19 09:16
不错,感谢分享。已下载


没有看到后台表单,确信已下载?请查一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-19 12:39 , Processed in 0.015683 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表