在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 300|回复: 5

[讨论] ADC的DNL和INL如何优化的非常小

[复制链接]
发表于 2024-11-7 16:01:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近在做一个16位的SAR ADC,发现目前市面上ADI,TI的ADC的DNL和INL都能在0.5以内,有些更逆天的能在0.2以内。但小弟做的matlab建模,再加上校准,DNL和INL基本上只能保证在1以内,用的电容模型为5um×5um的MIM电容。请问这些ADC是如何做到的?

QQ截图20241107155802.png
发表于 2024-11-7 16:41:05 | 显示全部楼层
顶一个,来学习学习
发表于 2024-11-7 16:44:27 | 显示全部楼层
因为ADI 卖给你的16bit SAR 实际上是按照18bit 标准设计的。
发表于 2024-11-7 17:12:59 | 显示全部楼层
各家的技术秘密,一般不告诉你
发表于 2024-11-7 17:14:25 | 显示全部楼层
我觉得搞AD最厉害的还是以前那个LT,手册上的性能都很猛,比TI和ADI的还猛
发表于 2024-11-8 10:52:04 | 显示全部楼层
取平均
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 01:30 , Processed in 0.017913 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表